[发明专利]一种多类型高低速串行总线集成接口在审
申请号: | 201611140240.7 | 申请日: | 2016-12-12 |
公开(公告)号: | CN108614797A | 公开(公告)日: | 2018-10-02 |
发明(设计)人: | 闫海明;冯源;范祥辉;雷红;王世奎;王红春 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 郭平 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串行总线 多类型 高低速 高速串行总线 低速总线 集成接口 独占 计算机通信技术 低速串行总线 高速总线 交换开关 接口共享 接口逻辑 逻辑转换 有效带宽 主机接口 离散量 实时性 总线 多路 两路 主机 带宽 共享 合并 矛盾 | ||
本发明属于计算机通信技术,公开了一种多类型高低速串行总线集成接口,高速串行总线以IEEE 1394B总线为代表,低速总线以1553B、ARINC429、RS232、离散量等为代表。本发明提出高速串行总线独占一条PCI总线,低速串行总线独占另一条PCI总线,通过独立PCI Express‑PCI桥将PCI总线接口逻辑转换成PCI Express总线接口逻辑,再通过多路交换开关SWITCH把两路PCI Express总线接口合并成一个PCI Express总线接口共享给主机。本发明解决了多类型高低速串行总线共享同一主机接口带宽时高速总线有效带宽与低速总线实时性之间的矛盾。
技术领域:
本发明属于计算机通信技术领域,涉及一种多类型高低速串行总线集成接口。
背景技术:
随着机载计算趋向集中,机载系统也由独立式架构向综合化系统架构发展,多类型串行总线集成接口已经成为下一代机载计算机输入输出设备主流技术。以高速1394总线为代表的高速串行总线正加速推广应用,同时传统控制类现场总线(例如1553B、ARINC429、RS232、离散量等)依然存在,形成了多类型高低速串行总线共存的现状。为了追求体积更小、重量更轻、可靠性更高,多类型集成总线接口是必然选择。因此,需要提出一种多类型高低速串行总线集成接口,有效解决多类型高低速串行总线共享同一主机接口带宽时高速总线有效带宽与低速总线实时性之间的矛盾。
发明内容:
提出一种多类型高低速串行总线集成接口,在保证高速串行总线有效带宽的同时,确保了其他多类型低速总线的实时性,解决了高低速混合总线接口高速带宽和低速实时性之间的矛盾。
本发明提供了一种多类型高低速串行总线集成接口,即保证了速串行总线共享主机总线带宽中既保证高速总线有效带宽又兼顾低速总线实时性。
本发明的技术解决方案是,
一种多类型高低速串行总线集成接口,包括多路交换开关SWITCH、PCI Express-PCI桥1、PCI Express-PCI桥2、一个高速总线接口单元和多个低速总线接口单元;其中,
SWITCH的上行端口与主机相连。SWITCH的上行端口和下行端口均符合PCIExpress总线标准;
SWITCH以下部分,高速总线接口和低速总线接口的逻辑通道相互独立,不存在逻辑耦合;
PCI Express-PCI桥1通过PCI Express总线1与SWITCH的下行端口连接,第二PCIExpress-PCI桥通过PCI Express总线2与SWITCH的下行端口连接;
PCI Express-PCI桥1和PCI Express-PCI桥2的上行端口符合PCI Express总线标准,下行端口符合PCI总线标准,且两个PCI Express-PCI桥工作模式为前向透明模式;
高速总线接口单元通过PCI总线A与PCI Express-PCI桥1连接,每个低速总线接口单元均通过PCI总线B与PCI Express-PCI桥2连接;
高速总线接口单元用于挂载高速总线,且与高速总线接口相适配。多个低速总线接口单元分别用于挂载低速总线,且与相应的低速总线接口单元相适配;
高速总线采用Burst传输机制与主机通信,多类型低速总线采用周期查询或中断机制与主机通信。
本发明的优点是:
a)物理上实现了多类型总线接口的集成;
b)逻辑上实现了高速和低速串行总线的统一主机接口;
c)可保证速总线有效带宽,又确保低速总线访问主机的实时性
d)接口逻辑层次清晰,易于实现;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611140240.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:加速1394物理层虚拟仿真的方法
- 下一篇:PCIe链路弹性缓冲区电路