[发明专利]一种外设访问方法和装置在审
申请号: | 201611107062.8 | 申请日: | 2016-12-05 |
公开(公告)号: | CN108153703A | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 张浩 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/20 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 张颖玲;蒋雅洁 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 访问数据 外设访问 读取 访问地址 控制逻辑 处理器 传送 发送 片上系统芯片 方法和装置 获取处理器 平行处理 预设策略 标志位 | ||
1.一种外设访问方法,其特征在于,所述方法包括:在片上系统芯片中设置与处理器进行平行处理的控制逻辑;所述方法还包括:
所述控制逻辑获取处理器发送的待访问数据的访问地址,并从所述访问地址读取所述待访问数据;
所述控制逻辑根据处理器发送的传送标志位,依照预设策略传送所述读取的待访问数据。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
将处理器发送的目标转存地址确定为传送标志位,如果所述目标转存地址为空,则确定为处理器读取模式,否则,确定为转存模式。
3.根据权利要求2所述的方法,其特征在于,所述依照预设策略传送所述获取的待访问数据包括:
所述传送标志位为处理器读取模式时,完成待访问数据读取后,向处理器发送第一完成标识,指示所述处理器访问所述读取的待访问数据;
所述传送标志位为转存模式时,完成待访问数据读取后,向处理器预先发送的目标转存地址转存所述读取的待访问数据。
4.根据权利要求3所述的方法,其特征在于,所述方法还包括;待访问数据转存完成后,向所述处理器发送第二完成标识指示转存处理完成。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述方法还包括:
所述控制逻辑获取处理器发送的数据长度,根据所述数据长度,从所述待访问数据的访问地址读取与所述数据长度对应长度的待访问数据。
6.一种外设访问装置,其特征在于,所述装置包括:位于片上系统芯片的处理器和控制器,所述控制器由控制逻辑构成且与处理器并行处理;
所述处理器,用于发送待访问数据的访问地址以及传送标志位;
所述控制器,用于获取处理器发送的待访问数据的访问地址,从所述访问地址读取所述待访问数据;并根据处理器发送的所述传送标志位,依照预设策略传送所述读取的待访问数据。
7.根据权利要求6所述的装置,其特征在于,所述控制器,还用于将处理器发送的目标转存地址确定为传送标志位,如果目标转存地址为空,则确定为处理器读取模式,否则,确定为转存模式。
8.根据权利要求7所述的装置,其特征在于,所述控制器,具体用于:
所述传送标志位指示为处理器读取模式时,指示所述控制逻辑完成待访问数据读取后,向处理器发送第一完成标识,指示所述处理器访问所述读取的待访问数据;
所述传送标志位为转存模式时,指示所述控制逻辑完成待访问数据读取后,向处理器预先发送的目标转存地址转存所述读取的待访问数据。
9.根据权利要求8所述的装置,其特征在于,所述控制器,还用于待访问数据转存完成后,向所述处理器发送第二完成标识指示转存处理完成。
10.根据权利要求6至9任一项所述的装置,其特征在于,所述控制器,还用于获取所述处理器发送的数据长度,根据所述数据长度,从所述待访问数据的访问地址读取与所述数据长度对应长度的待访问数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611107062.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种面向智能物联的同步串行大数据可靠传输方法
- 下一篇:一种存储装置