[发明专利]具有整合型实体编码与前向错误校正子层的以太网络物理层装置有效
申请号: | 201611101449.2 | 申请日: | 2016-12-05 |
公开(公告)号: | CN108011690B | 公开(公告)日: | 2021-03-23 |
发明(设计)人: | 杨凯;刘洋;殷积磊;江巍 | 申请(专利权)人: | 马维尔亚洲私人有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L29/08 |
代理公司: | 北京戈程知识产权代理有限公司 11314 | 代理人: | 程伟;王锦阳 |
地址: | 新加坡*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 整合 实体 编码 错误 校正 以太 网络 物理层 装置 | ||
本发明所揭示为具有整合型实体编码与前向错误校正子层的以太网络物理层装置(例如:收发器、接收器及传送器)。各物理层装置包括实体编码子层(PCS)、前向错误校正子层(FEC)及(多个)整合功能块。各整合功能块于某数目的时钟周期止住PCS及FEC内部分数据路径(例如:部分传送器(TX)数据路径或部分接收器(RX)数据路径)中的数据流,以便对通过FEC内该部分的数据路径中所含有的数据处理器(例如:码字标示(CWM)插入器或CWM移除器)处理该数据流进行补偿。使用此(等)整合功能块,PCS及FEC中便不需要冗余组件,由此降低潜时、成本及芯片面积耗用。另外还揭示相关联的方法。
技术领域
本发明涉及一种以太网络物理层装置,并且更具体地说,涉及一种具有整合型实体编码与前向错误校正子层的以太网络物理层装置。
背景技术
开放系统互连(OSI)模型对网络链接应用中的通讯功能进行特性分析及标准化。无论是那一种网络链接技术,此OSI模型都具有下列数层:物理层、数据链路层、网络层、传输层、交谈层、表示层及应用层。“以太网络”系指一系列举例而言,常在局域网络(LAN)及都会局域网络(MAN)中使用的网络链接技术。不同的以太网络网络链接技术是通过以太网络讯框传送率(例如:以千兆位/秒(Gb/s)为单位)所界定,这些不同的以太网络网络链接技术受电机电子工程师学会(IEEE)802标准下不同的小节所管理。无论如何,不同的以太网络网络链接技术将会具有相同的OSI模型层。也就是说,以上所参考的此等OSI模型层将会在各不同以太网络网络链接技术中呈现。然而,取决于所论的以太网络网络链接技术,特定OSI模型层(例如:物理层)的架构可能改变,并且希望加以改善(例如:降低潜时、成本及/或芯片面积耗用)。
发明内容
本文中所揭示为具有整合型实体编码与前向错误校正子层的以太网络物理层装置(例如:收发器、接收器及传送器)。各物理层装置可包括实体编码子层(PCS)、前向错误校正子层(FEC)及(多个)整合功能块。各整合功能块可于某数目的时钟周期(clock cycle)止住PCS及FEC内部分数据路径(例如:部分传送器(TX)数据路径或部分接收器(RX)数据路径)中的数据流,以便对通过FEC内该部分的数据路径中所含有的数据处理器(例如:码字标示(CWM)插入器或CWM移除器)处理该数据流进行补偿。使用此(等)整合功能块,PCS及FEC中便不需要冗余组件,由此降低潜时、成本及芯片面积耗用。本文中另外还揭示相关联的方法。
更具体地说,本文中所揭示为一种以太网络物理层装置(例如:收发器、接收器或传送器)的具体实施例。此物理层装置可具有多个子层,包括但不限于实体编码子层(PCS)及前向错误校正子层(FEC)。至少一条数据路径(例如:传送器(TX)数据路径及/或接收器(RX)数据路径)可跨PCS与FEC延展。此物理层装置还可具有整合PCS及FEC的一或多个整合功能块。具体而言,各整合功能块可与FEC内一部分数据路径中的数据处理器连通,并且于某数目的时钟周期,止住PCS及FEC内此等部分的数据路径中的数据流,以便对通过此数据处理器处理此数据流进行补偿。
所揭示的一项特定具体实施例为以太网络物理层收发器。此收发器可具有多个子层,包括但不限于实体编码子层(PCS)及前向错误校正子层(FEC)。此收发器还可具有传送器(TX)侧及接收器(RX)侧以及位在各侧跨PCS及FEC延展的数据路径(即TX数据路径及RX数据路径)。此收发器还可具有一对实体编码子层与前向错误校正子层整合功能块。此对整合功能块可兼含将此收发器的传送器(TX)侧的PCS及FEC整合的第一整合功能块、以及将此收发器的收发器(RX)侧的PCS及FEC整合的第二整合功能块。第一整合功能块可与FEC内一部分TX数据路径中的码字标示(CWM)插入器连通,并且于第一数目的时钟周期,止住PCS及FEC内此等部分的TX数据路径中的TX数据流,以便对通过CWM插入器将CWM插入TX数据流进行补偿。第二整合功能块可与具有FEC的一部分RX数据路径中的CWM移除器连通,并且于第二数目的时钟周期,止住PCS及FEC内部分RX数据路径中的RX数据流,用以对通过CWM移除器将CWM从RX数据流移除进行补偿。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于马维尔亚洲私人有限公司,未经马维尔亚洲私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611101449.2/2.html,转载请声明来源钻瓜专利网。