[发明专利]显示驱动电路及像素结构有效
申请号: | 201610768681.5 | 申请日: | 2016-08-30 |
公开(公告)号: | CN106169288B | 公开(公告)日: | 2018-01-12 |
发明(设计)人: | 龚强 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙)44300 | 代理人: | 黄威 |
地址: | 430079 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 驱动 电路 像素 结构 | ||
1.一种显示驱动电路,其特征在于,包括:
第一锁存器,用于锁存第一数据电压;
第二锁存器,用于锁存第二数据电压;
逻辑控制单元,其具有两个逻辑控制端、四个电压输入端以及一个电压输出端,该第一锁存器的输出端以及第二锁存器的输出端分别与一逻辑控制端连接,该四个电压输入端分别接入四个不同的预设电压,该逻辑控制单元用于根据该两个逻辑控制端输入的第一数据电压以及第二数据电压选择将该四个预设电压中的一个预设电压通过所述电压输出端输出至像素电极。
2.根据权利要求1所述的显示驱动电路,其特征在于,还包括:
第一薄膜晶体管,其源极用于输入所述第一数据电压,其栅极用于输入第一扫描电压,其漏极与所述第一锁存器的输入端连接;
第二薄膜晶体管,其源极用于输入第二数据电压,其栅极用于输入第二扫描电压,其漏极与所述第二锁存器的输入端连接。
3.根据权利要求1或2所述的显示驱动电路,其特征在于,所述逻辑控制单元包括选择模块以及四个第三薄膜晶体管,所述选择模块具有所述两个逻辑控制端以及四个电平输出端;
该四个第三薄膜晶体管的输入端分别与一所述电压输入端连接,该四个第三薄膜晶体管的输出端分别与该电压输出端连接,该四个第三薄膜晶体管的栅极分别与一所述电平输出端连接;所述选择模块根据所述第一数据电压以及第二数据电压选择该四个第三薄膜晶体管中的一个第三薄膜晶体管导通,其余三个所述第三薄膜晶体管关闭。
4.根据权利要求3所述的显示驱动电路,其特征在于,所述选择模块包括二输入的第一或非门、二输入的第二或非门、二输入的第三或非门、二输入的第一与非门以及二输入的第一反相器;该第一或非门的第一输入端、该第二或非门的第一输入端、该第一与非门的第一输入端均分别与该第一锁存器的输出端连接,该第一或非门的第二输入端、该第三或非门的第一输入端、该第一与非门的第二输入端均分别与该第二锁存器的输出端连接,所述第二或非门的第二输入端、所述第三或非门的第二输入端以及该第一或非门的输出端连接;该第一反相器的输入端该第一与非门的输出端连接,该第一或非门、第二或非门、第三或非门以及该第一反相器的输出端分别与一第三薄膜晶体管的栅极连接。
5.根据权利要求4所述的显示驱动电路,其特征在于,所述第一与非门包括第二N沟道薄膜晶体管、第三N沟道薄膜晶体管、第二P沟道薄膜晶体管以及第三P沟道薄膜晶体管;
第二P沟道薄膜晶体管以及第三P沟道薄膜晶体管的输入端连接并在该连接点接入第二预设电压;
第二N沟道薄膜晶体管、第二P沟道薄膜晶体管以及第三P沟道薄膜晶体管的输出端连接并以该连接点为该第一与非门的输出端;
该第二P沟道薄膜晶体管的栅极与该第二N沟道薄膜晶体管的栅极连接,并以该连接点作为该第一与非门的第一输入端;
该第三P沟道薄膜晶体管的栅极与该第三N沟道薄膜晶体管的栅极连接,并以该连接点作为该第一与非门的第二输入端;
该第三N沟道薄膜晶体管的输入端接第一预设电压。
6.根据权利要求1或2所述的显示驱动电路,其特征在于,所述第一锁存器以及所述第二锁存器均分别包括两个首尾相连的第二反相器。
7.根据权利要求6所述的显示驱动电路,其特征在于,所述第二反相器包括第一N沟道薄膜晶体管以及第一P沟道薄膜晶体管,该第一N沟道薄膜晶体管以及第一P沟道薄膜晶体管的输出端连接并以该连接点为该第二反相器的输出端,该第一N沟道薄膜晶体管以及第一P沟道薄膜晶体管的栅极连接并以该连接点为该第二反相器的输入端,该第一N沟道薄膜晶体管以及第一P沟道薄膜晶体管的输入端分别接一第一预设电压以及第二预设电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610768681.5/1.html,转载请声明来源钻瓜专利网。