[发明专利]一种阵列基板行驱动电路有效
申请号: | 201610539964.2 | 申请日: | 2016-07-08 |
公开(公告)号: | CN105931611B | 公开(公告)日: | 2018-03-27 |
发明(设计)人: | 杜鹏 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙)44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 基板行 驱动 电路 | ||
1.一种阵列基板行驱动电路,包括级联的多个阵列基板行驱动单元,第n级阵列基板行驱动单元用于对第n级水平扫描线充电,其中,n为正整数,所述第n级阵列基板行驱动单元包括:上拉电路、下拉电路、下拉维持电路、电容电路以及输出电路;所述电容电路通过一栅极信号点与所述上拉电路、下拉电路、下拉维持电路以及输出电路相连,其特征在于,所述电容电路还与第n-1级阵列基板行驱动单元中的下拉维持电路相连,用于根据所述第n-1级阵列基板行驱动单元中的下拉维持电路的电位变化来控制所述栅极信号点的电位;
所述上拉电路还分别与第n-1级水平扫描线和直流高电压源相连;
所述下拉电路还分别与第n+1级水平扫描线和直流低电压源相连;
所述下拉维持电路还分别与所述第n级水平扫描线、直流高电压源和直流低电压源相连;
所述输出电路还与所述第n级水平扫描线相连,用于接收时钟信号,并向所述第n级水平扫描线充电。
2.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述上拉电路包括第一薄膜晶体管,其中,所述第一薄膜晶体管,其栅极与所述第n-1级水平扫描线相连,其源极通过所述栅极信号点与所述电容电路相连,其漏极与所述直流高电压源相连。
3.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述下拉电路包括第二薄膜晶体管,其中,所述第二薄膜晶体管,其栅极与所述第n+1级水平扫描线相连,其漏极通过所述栅极信号点与所述电容电路相连,其源极与所述直流低电压源相连。
4.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述下拉维持电路包括第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管和第六薄膜晶体管;
所述第三薄膜晶体管,其栅极与第四薄膜晶体管的源极、第五薄膜晶体管的漏极和第六薄膜晶体管的栅极相连,且连接节点为第n级下拉控制信号点,其漏极通过所述栅极信号点与所述电容电路相连,其源极与所述直流低电压源相连;
所述第四薄膜晶体管,其栅极与其漏极相连,并连接在所述直流高电压源上;
所述第五薄膜晶体管,其栅极通过所述栅极信号点与所述电容电路相连,其源极与所述直流低电压源相连;
所述第六薄膜晶体管,其源极与所述直流低电压源相连,其漏极与所述第n级水平扫描线相连。
5.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述输出电路包括第七薄膜晶体管,所述第七薄膜晶体管,其漏极与时钟信号线相连,其源极与所述第n级水平扫描线相连,其栅极通过所述栅极信号点与所述电容电路相连。
6.根据权利要求4所述的阵列基板行驱动电路,其特征在于,所述电容电路包括第一电容,所述第一电容的一端连接在所述栅极信号点上,另一端与所述第n-1级阵列基板行驱动单元中的第n-1级下拉控制信号点相连。
7.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述阵列基板行驱动电路还包括第零级阵列基板行驱动单元,用于对第零级水平扫描线充电,所述第零级阵列基板行驱动单元包括:第零级下拉电路、第零级下拉维持电路、第零级输出电路;
所述第零级下拉电路、第零级下拉维持电路、第零级输出电路均与第零级栅极信号点连接,所述第零级下拉电路还与第一级水平扫描线、直流低电压源相连;
所述第零级下拉维持电路还与所述第零级水平扫描线、直流高电压源和直流低电压源相连;
所述第零级输出电路还与所述第零级水平扫描线相连,用于接收时钟信号,并向所述第零级水平扫描线充电。
8.根据权利要求7所述的阵列基板行驱动电路,其特征在于,所述第零级下拉电路包括第八薄膜晶体管,所述第八薄膜晶体管,其栅极与所述第一级水平扫描线相连,其漏极连接在第零级栅极信号点上,其源极与所述直流低电压源相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610539964.2/1.html,转载请声明来源钻瓜专利网。