[发明专利]总线系统有效
申请号: | 201610352274.6 | 申请日: | 2016-05-25 |
公开(公告)号: | CN106802871B | 公开(公告)日: | 2020-05-01 |
发明(设计)人: | 邱俊玮;卢嘉謦;黄士峰;洪明哲 | 申请(专利权)人: | 新唐科技股份有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 郭晓宇 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 总线 系统 | ||
本发明提供了一种总线系统,包含:主控装置、总线以及多个从属装置。从属装置与主控装置通过总线电连接。其中主控装置是以一对一机制与从属装置通信,从属装置是经由仲裁机制选择从属装置其中之一与主控装置通信。本发明具有优点在于总线系统可在主控装置仍以一对一通信机制运作的情形下,使多个从属装置通过仲裁机制择一通过总线与主控装置通信,提高总线系统的扩充性。
技术领域
本发明是有关于一种数据传输技术,且特别是有关于一种总线系统。
背景技术
以往在电脑系统中,芯片组如南桥芯片(south bridge chip)是通过低接脚数(Low Pin Count;LPC)接口来与其他的外接电路模块,例如具不同功能的系统单芯片(System-on-a-chip;SoC),相电连接。通过低接脚数接口连接的这些外接电路模块可分配到不同的独立地址,南桥芯片可因此以一对多的方式和外接电路模块通信。然而近年来,部分新提出的总线架构,例如增强序列周边设备接口(Enhanced Serial PeripheralInterface;eSPI)总线,仅允许芯片组和外接电路模块间以一对一的机制通信。在这样的情形下,总线系统的扩充性非常受限。
因此,如何设计一个新的总线系统,以解决上述缺陷,乃为此一业界亟待解决的问题。
发明内容
因此,本发明的一态样是在提供一种总线系统,包含:主控装置、总线以及多个从属装置。总线与主控装置电连接,且包含一芯片选择信号线以及一输入输出信号线,其中所述芯片选择信号线使该主控装置以该一对一机制选择该多个从属装置进行通信,所述输入输出信号线,使该多个从属装置是经由该仲裁机制与该主控装置通信;从属装置与主控装置通过总线电连接,包括仅有一个主要从属装置以及至少一次要从属装置,且该多个从属装置分配有互异的多个地址区段;其中从属装置是经由仲裁机制选择从属装置其中之一与主控装置通信;该主控装置将使该芯片选择信号线由第一电压准位转变为第二电压准位,以对该多个从属装置进行选择,该主要从属装置通过该输入输出信号线接收状态撷取信号并进行回应,至少一次要从属装置仅接收状态撷取信号而不进行任何回应;该主控装置及该多个从属装置进行下列动作:该主控装置通过该总线传送一系统事件信号;以及该主要从属装置以及该次要从属装置接收该系统事件信号,并由该主要从属装置通过该总线对该主控装置进行回应。
本发明具有的优点在于总线系统可在主控装置仍以一对一通信机制运作的情形下,使多个从属装置通过仲裁机制择一通过总线与主控装置通信,提高总线系统的扩充性。
附图说明
图1为本发明一实施例中,一种总线系统的方块图;
图2为本发明一实施例中,总线系统更详细的示意图;
图3为本发明一实施例中,在不同的时序下,芯片选择信号线、输入输出信号线和警示交握控制线的波形以及从属装置对应执行的动作的示意图;
图4为本发明另一实施例中,在不同的时序下,芯片选择信号线、输入输出信号线和警示交握控制线的波形以及从属装置对应执行的动作的示意图;
图5为本发明一实施例中,总线系统的方块图;
图6为本发明一实施例中,在不同的时序下,芯片选择信号线、输入输出信号线和警示交握控制线的波形以及从属装置对应执行的动作的示意图;
图7为本发明一实施例中,总线系统的方块图;以及
图8为本发明一实施例中,在不同的时序下,芯片选择信号线、输入输出信号线和警示交握控制线的波形以及从属装置对应执行的动作的示意图。
附图标号:
1:总线系统 10:主控装置
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新唐科技股份有限公司,未经新唐科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610352274.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:数据配置方法及应用其的电子系统
- 下一篇:一种多功能物品计数器