[发明专利]有源矩阵可视显示器、驱动电路及驱动方法有效
申请号: | 201610228336.2 | 申请日: | 2016-04-13 |
公开(公告)号: | CN105679228B | 公开(公告)日: | 2019-05-31 |
发明(设计)人: | 王晓川 | 申请(专利权)人: | 上海珏芯光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 智云 |
地址: | 201204 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 有源 矩阵 可视 显示器 驱动 电路 方法 | ||
1.一种可视显示器的驱动电路,其特征在于,包括:
多个像素驱动子电路,用于一对一的给像素显示单元提供显示调制信号;
一个外围驱动电路,用于逐帧为所述像素驱动子电路逐个提供通过差异化脉冲信号来表征该帧图像灰阶的帧灰度信号数据,并给所述多个像素驱动子电路同步提供同步显示控制信号,以在所述多个像素显示单元上实现全局整像帧同步显示;不同驱动子电路的帧信号接收电路接收的帧灰度信号数据为电压幅度或时间长度不同的脉冲信号;其中,
所述像素驱动子电路包括:
一个帧信号接收电路,用于接收帧灰度信号数据,并将其转换为第一存储数据;
至少一个第一存储单元,用于存储所述第一存储数据;
一个显示信号转换电路,用于根据同步显示控制信号,从第一存储单元获取第一存储数据并转化为第二存储数据,并将第二存储数据转换为显示调制信号同步传输给相应的像素显示单元,以实现全局整像帧同步显示;
至少一个第二存储单元,用于存储第二存储数据;
所述第一存储单元至少包括一个第一电容器。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一存储单元和/或第二存储单元为模拟信号存储单元。
3.根据权利要求1所述的驱动电路,其特征在于,所述多个像素驱动子电路被空间排列成为一个m行n列的背板阵列,与像素显示单元组成的一个m行n列的有源阵列相对应。
4.根据权利要求3所述的驱动电路,其特征在于,在所述背板阵列上,所述不同像素驱动子电路按照接收同一帧的帧灰度信号数据从先至后的次序,接收到的帧灰度信号数据的脉冲电压幅度递减或者脉冲时间长度递减,以对所述不同像素驱动子电路上的第一电容器时间差异化漏电实现补偿。
5.根据权利要求3所述的驱动电路,其特征在于,其特征在于,所述像素驱动子电路组成的背板阵列进一步包括m个相互平行并与背板阵列之m行相对应的数据信号传输线,以及n个相互平行并与背板阵列之n列相对应的第一数控线,所述数据信号传输线连接所述外围驱动电路的输出端和驱动子电路的输入端,用于传输帧灰度信号数据;所述第一数控线用于传输驱动子电路选择控制信号,其中所述帧信号接收电路包括一个第一晶体管,所述第一晶体管的源极、栅极和漏极分别与相对应行的数据信号传输线、相对应列的第一数控线和相对应像素的第一存储单元电学相连。
6.根据权利要求5所述的驱动电路,其特征在于,像素驱动子电路还包括第一清除单元,用于在存储当前帧的第一存储数据之前,清除遗留在第一存储单元的前一帧的第一存储数据。
7.根据权利要求6所述的驱动电路,其特征在于,所述像素驱动子电路组成的背板阵列进一步包括m个或n个相互平行的第一擦除供电线以及n或m个相互平行的第一擦除控制线,而所述第一清除单元包括一个第四晶体管,该晶体管的源极、栅极和漏极分别与相对应的第一擦除供电线、相对应的第一擦除控制线和相对应的第一存储单元电学相连。
8.根据权利要求3至7任意一项所述的驱动电路,其特征在于,所述第二存储单元至少包括一个第二电容器。
9.根据权利要求8所述的驱动电路,其特征在于,像素驱动子电路还包括第二清除单元,用于在存储第二存储数据前,清除遗留在第二存储单元中的前一帧的存储数据。
10.根据权利要求9所述的驱动电路,其特征在于,所述像素驱动子电路组成的背板阵列进一步包括m个或n个相互平行的第二擦除供电线以及n或m个相互平行的第二擦除控制线,而所述第二清除单元包括一个第五晶体管,该晶体管的源极、栅极和漏极分别与相对应的第二擦除供电线、相对应的第二擦除控制线和相对应的第二存储单元电学相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海珏芯光电科技有限公司,未经上海珏芯光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610228336.2/1.html,转载请声明来源钻瓜专利网。