[发明专利]基于字典的并行压缩编码器有效
| 申请号: | 201580057220.0 | 申请日: | 2015-10-21 |
| 公开(公告)号: | CN106852185B | 公开(公告)日: | 2019-10-25 |
| 发明(设计)人: | 巴纳比·道尔顿;扎赫拉·腊克;曼努埃尔·萨尔达纳;布莱恩·穆迪 | 申请(专利权)人: | 华为技术有限公司 |
| 主分类号: | H03M7/30 | 分类号: | H03M7/30;H04L29/06 |
| 代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 郝传鑫;熊永强 |
| 地址: | 518129 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 字典 并行 压缩 编码器 | ||
本发明公开了利用历史搜索进行基于字典的压缩的数据压缩系统、设备和方法。所述系统、设备和方法可以使用并行处理技术进行数据压缩和编码。所述系统、设备和方法可以为硬件提供内存搜索技术。
相关申请案交叉申请
本申请要求于2014年10月21日递交的发明名称为“数据压缩系统、设备和方法”的第62/066,572号美国临时专利申请案的在先申请优先权,以及于2015年10月20日递交的发明名称为“基于字典的并行压缩编码器”的第14/887,908号美国申请案的在先申请优先权,这些在先申请的内容以引入的方式并入本文。
技术领域
本文描述的实施例通常涉及数据压缩系统、设备和方法,尤其涉及无损数据压缩系统、设备和方法。
背景技术
数据压缩涉及对作为输入的符号序列进行处理,并尝试生成作为输出的较短的序列。无损数据压缩尝试在不丢失信息的情况下,通过标识并消除输入数据中的统计冗余以减少输出。
附图说明
图1是一些实施例中提供的数据压缩系统的示例的示意图;
图2是压缩处理的说明示例性输入的示意图;
图3是压缩处理的说明示例性输入的可替代示意图;
图4是一些实施例提供的示例性数据压缩方法的流程图;
图5是一些实施例提供的用于数据压缩的比较器网络的示意图;
图6是一些实施例提供的用于数据压缩的时序图的示意图;
图7是一些实施例提供的示例性数据压缩方法的可替代流程图;
图8是一些实施例提供的数据压缩系统的示例的可替代示意图;
图9是压缩处理的说明示例性输入的可替代示意图;
图10和图11是一些实施例提供的说明编码过程的表格。
为了进行说明,这些附图描述了示例性实施例。可以对这些示例性实施例进行变型、选择配置、选择组件以及作出修改。
发明内容
在第一方面,提供了一种用于对输入数据流进行编码以生成压缩输出流的电路。所述电路包括:输入单元,用于接收传入的输入数据流,所述输入数据流包括:一系列令牌,其中每个令牌定义所述输入数据流中的位置、长度和类型,所述类型为文字令牌或者复制令牌,每个文字令牌定义文字符号,每个复制令牌具有与所述数据流中一系列令牌中的另一令牌的位置的偏置;内存设备,用于将所述输入数据流的所述一系列令牌存储在存储位置。
所述电路包括:并行处理器,用于在参考所述输入数据流的一系列令牌中各自令牌的位置之前的其他令牌时,利用对内存设备中的所述输入数据流的并行扫描对所述令牌进行编码以同时处理所述输入数据流中的各个令牌,所述并行处理器通过基于所述并行扫描的结果消除所述输入数据流中的一部分令牌来生成所述压缩输出流。
所述电路包括:多个比较器,用于对来自并行扫描的存储器中存储位置的一系列令牌进行比较;内存选择器,用于为每个复制令牌选择对应于偏置的位置的存储位置。所述电路包括:输出单元,用于连接接收设备以输出所述压缩输出流。
在一些实施例中,所述并行处理器采用反向计算、清除计算、正向计算的并行扫描以同时处理所述输入数据流的令牌,以便更新用于生成所述压缩输出流的所述输入数据流。
在一些实施例中,在生成所述压缩输出流时,所述并行处理器利用前导计算和布局计算消除所述输入数据流的一部分令牌。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580057220.0/2.html,转载请声明来源钻瓜专利网。





