[发明专利]数据处理装置有效
申请号: | 201580053315.5 | 申请日: | 2015-03-20 |
公开(公告)号: | CN106796541B | 公开(公告)日: | 2021-03-09 |
发明(设计)人: | 汤山洋一;高田究 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F11/18 | 分类号: | G06F11/18 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 陈伟;闫剑平 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 装置 | ||
1.一种数据处理装置,其中,
具备:在第一时钟域被二重化的第一主体电路和第一检查电路;在与所述第一时钟域异步的第二时钟域被二重化的第二主体电路和第二检查电路;以及在所述第一时钟域和所述第二时钟域之间进行有效载荷信号的传送的异步传送电路,
所述异步传送电路具备:
第一主体侧桥接电路和第一检查侧桥接电路,其与所述第一主体电路和所述第一检查电路分别连接,且在所述第一时钟域被二重化;第二主体侧桥接电路和第二检查侧桥接电路,其与所述第二主体电路和所述第二检查电路分别连接,且在所述第二时钟域被二重化;以及
在所述第一时钟域动作的比较电路,
所述第一主体侧桥接电路将所述有效载荷信号和表示该有效载荷信号在接收侧稳定的定时的控制信号输出至所述第二主体侧桥接电路以及所述第二检查侧桥接电路,
所述第一检查侧桥接电路输出检查用有效载荷信号和表示该检查用有效载荷信号在接收侧稳定的定时的检查用控制信号,
所述比较电路基于所述第一时钟域的周期,对所述控制信号和所述检查用控制信号进行比较。
2.根据权利要求1所述的数据处理装置,其中,
所述第一主体电路与所述第一检查电路在所述第一时钟域以0周期以上的第一周期数的时间差彼此分别执行同一数据处理,
所述比较电路基于所述第一周期数的时间差来进行比较。
3.根据权利要求1所述的数据处理装置,其中,
所述第一检查侧桥接电路将所述检查用有效载荷信号向所述第二检查侧桥接电路传送,
基于所述控制信号,所述第二主体侧桥接电路接收所述有效载荷信号,所述第二检查侧桥接电路接收所述检查用有效载荷信号,所述异步传送电路将分别接收到的所述有效载荷信号和所述检查用有效载荷信号进行比较,在不一致的情况下,检测为故障。
4.根据权利要求3所述的数据处理装置,其中,
所述第一主体电路与所述第一检查电路在所述第一时钟域以0周期以上的第一周期数的时间差,彼此分别执行同一数据处理,
所述第二主体电路与所述第二检查电路在所述第二时钟域以0周期以上的第二周期数的时间差,彼此分别执行同一数据处理,
所述比较电路基于所述第一周期数的时间差来进行比较,
所述有效载荷信号和所述检查用有效载荷信号的比较是在所述第二时钟域以所述第二周期数的时间差进行的。
5.根据权利要求1所述的数据处理装置,其中,
还具备故障管理电路,该故障管理电路在基于所述比较电路的比较结果为不一致时被通知检测到故障的情况。
6.根据权利要求1所述的数据处理装置,其中,
所述第一主体电路和所述第一检查电路分别是基于能够执行同一程序的同一电路结构的CPU,
所述第二主体电路和所述第二检查电路分别是基于同一电路结构的总线桥。
7.根据权利要求1所述的数据处理装置,其中,
所述数据处理装置形成于单一的半导体基板上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580053315.5/1.html,转载请声明来源钻瓜专利网。