[实用新型]一种中波同步广播用频率载波的全数字合成装置有效
申请号: | 201521019600.9 | 申请日: | 2015-12-09 |
公开(公告)号: | CN205377833U | 公开(公告)日: | 2016-07-06 |
发明(设计)人: | 应毓海 | 申请(专利权)人: | 应毓海 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230000 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 中波 同步 广播 频率 载波 数字 合成 装置 | ||
技术领域
本实用新型涉及中波同步广播频率载波产生设备技术领域,具体为一种中波同步广播用精准频率载波的全数字合成装置。
背景技术
目前,用于中波同步广播频率载波产生方法有:模拟锁相环技术(APLL),直接数字频率合成技术(DDS),数字锁相环(DPLL)技术。
模拟锁相环技术(APLL)具有频率高、较宽的带宽、频谱质量好等优点,但其频率转换速度低,锁定时间长,频率稳定度低。模拟锁相环主要是由分立的器件组成的,所占用的面积很大。
DDS的相对带宽,频率切换速度、频率分辨率等一系列参数都超过传统的频率合成技术。但由于内部D/A转换器的速度限制,使得工作的时钟频率较低,输出带宽窄,很难直接应用于微波频段。目前尚不能做到宽带范围,频谱纯度也不如PLL。DDS还有其本身所固有的杂散信号,会随着输出带宽的扩展越来越明显,这也成为影响DDS技术的重要因素。DDS技术则具有快速频率转换能力、相位分辨率高、较高的频率分辨率、低成本、低功耗、频率转换速度快和相位噪声低等优点,目前已经被广泛应用于通信以及仪器等众多领域。
数字锁相环(DPLL)具有高稳定性,高可靠性,同时面积很小,便于设备的小型化设计。数字锁相环的内部环路带宽和中心频率是可编程控制的,进行数字量化,能够实现高阶锁相环。数字锁相环在广播电视的调制解调信号、同步时钟信号合成、图像处理等各个方面有着广泛的应用,是目前优越的技术方案,但不能作为频率合成使用。
实用新型内容
本实用新型的目的在于提供一种中波同步广播用精准频率载波的全数字合成装置,以解决上述背景技术中提出的问题。
为实现上述目的,本实用新型提供如下技术方案:一种中波同步广播用频率载波的全数字合成装置,包括依次连接GPS时钟、DPLL数字锁相环、DDS频率合成器、精准频率输出器,同时在DPLL数字锁相环、DDS频率合成器之间连接精准时钟产生电路。
所述的精准时钟电路是由频率变换电路、时钟产生电路、波形整理输出模块依次连接而成。
与现有技术相比,本实用新型的有益效果是:利用DPLL产生精准频率基准,同时增加利用精准频率精准时钟产生电路,替代DDS中的源时钟,在基准频率和精准源时钟的共同作用下合成精准频率载波,这样结合在一起充分利用了DPLL和DDS两种技术各自的优点,产生频率稳定度高、输出频谱纯、相位噪声低的输出频率,利用DDS的高分辨率来解决DPLL中频率分辨率和频率转换时间的矛盾,从而输出的频率更加精准。
本实用新型结构简单、设计合理、输出频率精准和易于推广使用等优点。
附图说明
图1为本实用新型连接示意图。
图2为本实用新型中精准时钟电路连接示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1、2,本实用新型提供一种技术方案:一种中波同步广播用频率载波的全数字合成装置,包括依次连接GPS时钟、DPLL数字锁相环、DDS频率合成器、精准频率输出器,同时在DPLL数字锁相环、DDS频率合成器之间连接精准时钟产生电路。
所述的精准时钟电路是由频率变换电路、时钟产生电路、波形整理输出模块依次连接而成。
尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于应毓海,未经应毓海许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201521019600.9/2.html,转载请声明来源钻瓜专利网。