[实用新型]信号拉偏器有效
| 申请号: | 201520978889.0 | 申请日: | 2015-12-01 |
| 公开(公告)号: | CN205210209U | 公开(公告)日: | 2016-05-04 |
| 发明(设计)人: | 张维;朱波;魏然;曹鲁英;盖建宁;沈宗月;康岭;王立胜 | 申请(专利权)人: | 上海宇航系统工程研究所 |
| 主分类号: | G01R31/00 | 分类号: | G01R31/00 |
| 代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 胡晶 |
| 地址: | 201108 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 信号 拉偏器 | ||
1.一种信号拉偏器,其特征在于,包括信号处理模块、拉偏控制模块、转接模块和I/O模块;
所述信号处理模块分别与所述拉偏控制模块、转接模块和I/O模块相连接;
所述转接模块用于与外部上位机相连接;
所述拉偏控制模块用于设定拉偏时间;
所述信号处理模块用于:
读取所述拉偏控制模块上设定的拉偏时间;
根据所述拉偏时间对所述转接模块接收到的信息进行拉偏,并通过所述I/O模块发送至外部 设备。
2.根据权利要求1所述的信号拉偏器,其特征在于,所述拉偏控制模块设有拨码开关;
所述拨码开关用于响应控制输入,设定拉偏时间。
3.根据权利要求1所述的信号拉偏器,其特征在于,所述拉偏控制模块设有四组拨码开关; 每一组所述拨码开关表征0至255ns之间的连续拉偏位置。
4.根据权利要求1所述的信号拉偏器,其特征在于,包括上层印制板和下层印制板;
所述拉偏控制模块和信号处理模块设于所述上层印制板上;
所述转接模块和I/O模块设于所述下层印制板上;
所述上层印制板与所述下层印制板之间通过柔性PCB相连接。
5.根据权利要求1所述的信号拉偏器,其特征在于,所述转接模块的信号输入接口与所述外 部上位机的信号输出接口相匹配;所述I/O模块的信号输出接口与所述外部设备的信号输入 接口相连接。
6.根据权利要求1所述的信号拉偏器,其特征在于,所述信号处理模块为CPLD模块。
7.根据权利要求6所述的信号拉偏器,其特征在于,所述CPLD模块包括晶振电路。
8.根据权利要求2所述的信号拉偏器,其特征在于,所述拨码开关的外围设有上拉和下拉电 路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宇航系统工程研究所,未经上海宇航系统工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520978889.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种变压器内部故障模拟装置及系统
- 下一篇:供ADC采样的漏电流检测电路





