[实用新型]一种基于VME64 extension总线的P2接口有效

专利信息
申请号: 201520898444.1 申请日: 2015-11-12
公开(公告)号: CN205263800U 公开(公告)日: 2016-05-25
发明(设计)人: 周柔刚;周才健 申请(专利权)人: 杭州汇萃智能科技有限公司
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 杭州华知专利事务所 33235 代理人: 龙湖浩
地址: 311121 浙江省杭州市余*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 vme64 extension 总线 p2 接口
【说明书】:

技术领域

本实用新型涉及总线接口,尤其涉及一种基于VME64extension总线的P2接口。

背景技术

VME(VersaModuleEurocard)总线为一种应用广泛的的计算机总线,是一种开放式架构,其结合了Motorola公司所提出的Versa总线电气标准以及欧洲所采用的Eurocard标准的机械结构。

通过VME总线,可在一个在紧密耦合(closelycoupled)的硬件构架中进行互连数据交互、数据存储和连接外围控制器件。VME总线经过多年的改造升级,已经发展的非常完善,采用其开发的产品遍及了工业控制、军用系统、航空航天、交通运输和医疗等领域。

1997通过的新标准,提出VME64x扩展集,又被称为VME64extension,一种典型的VME64extension总线底板,各类板卡挂接于VME64extension总线底板之上,每块板卡拥有2个VME64extension160管脚连接器(按5行排列)与VME64extension总线进行连接,作为通信接口,分别称为P1和P2,另外新增设了一个3.3V电源管脚。

VME64extension总线P1接口数据传输遵循固定的VME总线通信协议:主设备、从设备、中断模块和中断处理模块通过其进行两两交换数据。另外两个模块,总线时钟(bustimer)和JACK菊花链驱动器也通过数据传输总线参与数据处理工作。数据传输仲裁总线是为确保在特定的时间内只有一个模块占用数据传输总线而设定的。工作在其上的请求模块和仲裁模块将负载协调各模块发出的指令。仲裁模块处于背板的第一个插槽内,决定哪个主设备将优先使用总线资源。具体的判定方法包括了优先权算法、round-robin算法和其他排序算法。

VME64extension总线P2接口是一个5排32列共160针的连接器,分为Z、A、B、C、D5行,1-32共32列,总共160个针脚。除部分针脚位接地或电源脚,用户无法实用进行数据传输。P2接口并无标准传输协议,用户可根据需要,进行自定义管脚,构成数据、寻址宽度不同的自定义总线。多数挂接于VME总线上的板卡内VME接口连接的电平转换芯片可转换电平位数为8位,然而在进行接口的排布与定义时,常常出现同类信号在传输过程中出现毛刺、延时等问题。

实用新型内容

本实用新型的发明目的是解决上述现有P2接口的局限性,提供一种减少了同类信号在传输过程中出现的毛刺、延时问题,以及数据及地址信息发送更为稳定的基于VME64extension总线的P2接口。

本实用新型一种基于VME64extension总线的P2接口,所述的VME64extension总线P2接口布置为5排,每排布置32列,共160个引脚接口,其中包括32位数据接口,10位地址接口,4位错误信号端,1个采样时钟端,1个数据使能信号端,1个地址使能信号端。

采用以上结构后,本实用新型与现有技术相比,具有以下优点:

本实用新型一种基于VME64extension总线的P2接口,将同类信号尽可能放置于同一电平转换芯片,同时,同类信号到电平转换芯片距离尽可能一致,VME64extension总线P2接口可进行32位数据并行通信,寻址范围为10位,4位错误信号线可提供16种不同种类错误信号,数据使能、地址使能线的采用使得数据及地址信息发送更为稳定,采样时钟信号线进行采样时钟的传输,保证挂接于VME总线上的各块板卡能够同步运行。

作为改进,所述的VME64extension总线P2接口的5排包括依次排列的第Z排、第A排、第B排、第C排、第D排,所述的32列包括第1-32列。

作为优选,所述的第A排的第10-13、15-22、24-27列,第C排的第11-18、20-27列为数据接口。

作为优选,所述的第A排的第30、31列,第B排的第29、30列,第C排的第31、32列,第D排的第27-30列为地址接口。

作为优选,所述的第B排的第5-8列为错误信号端。

作为优选,所述的第C排的第8列为采样时钟端。

作为优选,所述的第C排的第30列为数据使能信号端。

作为优选,所述的第C排的第29列为地址使能信号端。

附图说明

图1是本实用新型的针脚定义电路图。

具体实施方式

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州汇萃智能科技有限公司,未经杭州汇萃智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520898444.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top