[发明专利]一种混合型PUF电路在审
| 申请号: | 201510645205.X | 申请日: | 2015-10-08 |
| 公开(公告)号: | CN105227176A | 公开(公告)日: | 2016-01-06 |
| 发明(设计)人: | 张跃军;汪鹏君;李刚;钱浩宇 | 申请(专利权)人: | 宁波大学 |
| 主分类号: | H03K19/094 | 分类号: | H03K19/094 |
| 代理公司: | 宁波奥圣专利代理事务所(普通合伙) 33226 | 代理人: | 方小惠 |
| 地址: | 315211 浙*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 混合 puf 电路 | ||
技术领域
本发明涉及一种PUF电路,尤其是涉及一种混合型PUF电路。
背景技术
物理不可克隆函数电路(PUF)利用芯片制造过程不可控的随机性变化,生成低成本的密钥信息,将其应用于IC身份验证中,来防止克隆、模仿和伪造电路等。在实际的加密技术中,PUF电路通过提取芯片的纹理特征生成无限多个特有的密钥信息,可用于器件的身份验证和安全应用程序,能够提高系统安全性和可靠性,已被广泛应用于安全领域和防伪芯片。此外,单个PUF电路的数据必须易于提取,即使已知它的电路结构和制造过程,也无法复制出相同的输出数据。电路行为级的偏差包括制造过程偏差和电路参数(例如,延迟、阈值电压、电阻值和电流),利用这些偏差的变化构造不同类型的PUF电路。Lim在CMOS电路下提出基于金属线和晶体管随机延时的判决型PUF电路。Ying设计128位、1.6pJ/bit、稳定性达96%的芯片识别PUF电路。Mathew设计一种采用内置扫描链输出基于电路时延的物理不可克隆函数电路(DScanPUF)。Alvarez研究65纳米工艺下不稳定数据<2%,且单位输出能耗为15fJ的PUF电路。关于新型PUF电路的研究呈逐渐增长的趋势。
目前,PUF电路经常遇到的攻击以模型攻击和机器学习攻击为主。如何应对这些攻击来提高PUF电路的安全性是目前PUF电路重要的研究方向。众所周知,上电初始值PUF电路和判决型PUF电路由于其自身的优势,成为硅PUF电路中为使用最广泛、最有效的PUF类型。上电初始值PUF电路在应对模型攻击方面具有优异的效果,但是应对机器学习攻击的效果一般;而判决型PUF电路在应对机器学习攻击方面具有优异的效果,但是应对模型攻击方面的效果一般。究其原因,上述两种PUF电路可靠性和随机性都不太高,难以同时防御模型攻击和机器学习攻击。
鉴此,结合上电初始值PUF电路和判决型PUF电路来设计一种具有较高的可靠性和随机性的混合型PUF电路,由此提高PUF电路同时防御模型攻击和机器学习攻击的能力具有重要意义。
发明内容
本发明所要解决的技术问题是提供一种具有较高的可靠性和随机性的混合型PUF电路,该混合型PUF电路可以防御模型攻击和机器学习攻击的能力均较强。
本发明解决上述技术问题所采用的技术方案为:一种混合型PUF电路,包括基本PUF电路和控制PUF电路,所述的基本PUF电路为判决型PUF电路;
所述的基本PUF电路包括判决器和n位延迟电路,所述的判决器具有第一输入端、第二输入端和输出端,所述的延迟电路由两个延迟电路单元组成,所述的延迟电路单元具有第一输入端、第二输入端、输出端和使能端,两个延迟电路单元分别为第一延迟电路单元和第二延迟电路单元,所述的延迟电路中第一延迟电路单元的第一输入端和第二延迟电路单元的第一输入端连接且其连接端为所述的延迟电路的第一输入端,所述的延迟电路中第一延迟电路单元的第二输入端和第二延迟电路单元的第二输入端连接且其连接端为所述的延迟电路的第二输入端,所述的延迟电路中第一延迟电路单元的输出端为所述的延迟电路的第一输出端,所述的延迟电路中第二延迟电路单元的输出端为所述的延迟电路的第二输出端,n为大于等于2的整数;
第m位延迟电路的第一输出端和第m+1位延迟电路的第一输入端连接,第m位延迟电路的第二输出端和第m+1位延迟电路的第二输入端连接,第n位延迟电路的第一输出端与所述的判决器的第一输入端连接,第n位延迟电路的第二输出端与所述的判决器的第二输入端连接;m=1,2,…,n-1;
所述的控制PUF电路包括n位控制信号产生电路,第2k+1位控制信号产生电路为寄存器,第2j位控制信号产生电路为上电初始值PUF电路,所述的寄存器用于存储并输出外部输入的控制信号;当n为奇数时,k=0,1,2,…,(n-1)/2;j=1,2,…,(n-1)/2;当n为偶数时,k=0,1,2,…,(n-2)/2;j=1,2,…,n/2;第g位控制信号产生电路的输出端分别与第g位延迟电路中第一延迟电路单元的使能端和第二延迟电路单元的使能端连接,g=1,2,…,n;
第1位延迟电路的第一输入端和第二输入端连接且其连接端为所述的混合型PUF电路的输入端,所述的判决器的输出端为所述的混合型PUF电路的输出端。
所述的上电初始值PUF电路包括第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第六NMOS管和第七NMOS管;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510645205.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:导轮
- 下一篇:一种自清洗水下探测装置





