[发明专利]移位寄存器、显示装置及移位寄存器驱动方法有效
| 申请号: | 201510456936.X | 申请日: | 2015-07-29 |
| 公开(公告)号: | CN104978922B | 公开(公告)日: | 2017-07-18 |
| 发明(设计)人: | 孙拓 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
| 代理公司: | 北京天昊联合知识产权代理有限公司11112 | 代理人: | 彭瑞欣,陈源 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 显示装置 驱动 方法 | ||
技术领域
本发明属于显示技术领域,具体涉及一种移位寄存器、显示装置及移位寄存器驱动方法。
背景技术
传统的低温多晶硅(Low Temperature Poly-silicon;简称LTPS)薄膜晶体管液晶显示器以及有源矩阵有机发光二极体面板(Active Matrix Organic Light Emitting Diode,简称AMOLED)的像素驱动信号一般需要两种不同的信号,一种为高电平上加载有低电平脉冲的信号(即,常高电平信号+低电平脉冲),用于控制栅线的扫描(称为扫描电压信号),另一种为低电平上加载有高电平脉冲的信号(即,常低信号+高电平脉冲),用于控制数据线数据的写入(称为数据输入信号)。
目前,为实现上述两种信号的输出,不仅需要使用两种不同的移位寄存器;而且由于上述两种信号的脉冲宽度通常是不一致,还需要两组不同脉冲宽度的时钟信号驱动该两种不同移位寄存器,每组时钟信号包括两个时钟信号。因此,现有技术会造成显示装置边框区域需要设置两个移位寄存器和两个时钟信号电路,从而会造成显示装置的边框过宽。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提出了一种移位寄存器、显示装置及移位寄存器驱动方法。
为解决上述问题之一,本发明提供了一种移位寄存器,包括第一输入模块、第二输入模块、第三输入模块、第一移位模块、第二移位模块、第一复位模块和第二复位模块;其中,所述第一输入模块,其与第一输入端、第一移位模块和第二移位模块相连,用于根据第一时钟信号向第一移位模块和第二移位模块输出开启信号;所述第一移位模块,其输出端作为第一输出端,用于在接收到开启信号时开启,并移位输出所述第一输入端输入的第一信号;所述第一复位模块,其与第一输入端和第一移位模块相连,其输出端作为第一输出端,用于根据第三时钟信号关闭所述第一移位模块,并在关闭第一移位模块时输出所述第一信号,实现复位;所述第二移位模块,其输出端作为第二输出端,用于在接收到开启信号时开启,并移位输出所述第二输入端输入的第二信号;所述第二输入模块,其与第二输入端和第二复位模块相连,用于根据第一时钟信号向第二复位模块输出开启信号和关闭信号;所述第二复位模块,其输出端作为第二输出端,用于在接收到开启信号时开启,并输出所述第二信号,实现复位;所述第三输入模块,其与第二输入端和第二移位模块相连,用于根据第二时钟信号关闭第二移位模块;其中,所述第一时钟信号、所述第二时钟信号和所述第三时钟信号为同一组时钟信号。
具体地,所述第一输入模块包括第一晶体管,其中,所述第一晶体管,其控制极与第一时钟信号端相连,其第一极作为第一输入模块的输入端与所述第一输入端相连,其第二极作为第一输入模块的输出端与第一移位模块的输入端相连;所述第一时钟信号端,用于输入所述第一时钟信号。
具体地,所述第一移位模块包括第六晶体管和第二存储电容,其中,所述第六晶体管,其控制极作为第一移位模块的输入端与第一输入模块的输出端相连,其第一极作为所述第一移位模块的输出端,其第二极与第二时钟信号端相连;所述第二时钟信号端,用于输入所述第二时钟信号;所述第二存储电容,其第一端与所述第六晶体管的第一极相连,其第二端与所述第六晶体管的控制极相连。
具体地,所述第一复位模块包括第二晶体管、第三晶体管、第四晶体管、第五晶体管和第一存储电容,其中,所述第三晶体管,其控制极与所述第一输入端相连,其第一极与第一电平输入端相连,其第二极与第五晶体管的控制极连接;所述第一电平输入端,用于输入第一电平;所述第五晶体管,其第一极与所述第三晶体管的第一极连接,其第二极作为第一复位模块的输出端;所述第二晶体管,其控制极与所述第三晶体管的第二极相连,其第一极与所述第一电平输入端相连,其第二极与所述第一移位模块的输入端相连;所述第一存储电容,其第一端与所述第五晶体管的第一极相连,其第二端与所述第五晶体管的控制极相连;所述第四晶体管,其控制极与第三时钟信号端相连,其第一极与所述第三晶体管的第二极相连,其第二极与第二电平输入端相连;所述第三时钟信号端,用于输入第三时钟信号;所述第二电平输入端,用于输入第二电平,所述第一电平和所述第二电平为一组高低电平。
具体地,所述第二输入模块包括第七晶体管,所述第七晶体管,其控制端与第一时钟信号端相连,其第一极作为所述第二输入模块的输入端与所述第二输入端相连,其第二极作为所述第二输入模块的输出端与所述第二复位模块的输入端相连;所述第一时钟信号端,用于输入所述第一时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510456936.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:液晶显示装置及其公共电压补偿方法
- 下一篇:显示装置





