[发明专利]数字时间转换器杂散抑制有效
申请号: | 201510272224.2 | 申请日: | 2015-05-25 |
公开(公告)号: | CN105281790B | 公开(公告)日: | 2018-02-16 |
发明(设计)人: | 斯蒂芬·特尔蒂尼克;彼得·普瑞勒;托马斯·迈耶 | 申请(专利权)人: | 英特尔IP公司 |
主分类号: | H04B1/04 | 分类号: | H04B1/04 |
代理公司: | 北京东方亿思知识产权代理有限责任公司11258 | 代理人: | 李晓冬 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 时间 转换器 抑制 | ||
技术领域
本申请涉及数字时间转换器。
背景技术
数字时间转换器(digital-to-timer converter,DTC)被计划引入蜂窝式无线电路。通过无需使每个发送和接收频率都需要本地振荡器,DTC能够为宽带LTE(LTE-A)、多输入多输出(MIMO)上行链路、带间和非毗邻的带内载波聚合简化无线架构。DTC常常可包括多个级以提供所期望的频率或所期望的相位调制。一些级可包括用以提供输出相位信号的插值器(interpolator)电路,其中该输出相位信号与由DTC的上游级生成的时间偏移信号有关。在某些情况下,DTC的处理路径特性可能因为频率相关电路噪声中的向上变频而导致显著的频率杂散(spur)。
发明内容
根据一种实施例,一种数字时间转换器(DTC)被配置成接收具有第一频率的本地振荡器信号并且提供具有与所述第一频率不同的第二频率的输出信号,所述DTC包括:一个或多个延迟级,该延迟级用于提供所述输出信号;选择逻辑,该选择逻辑被配置成在第一时刻接收第一代码以向所述一个或多个延迟级中的每一个提供第一延迟定位点,在第二时刻接收所述第一代码并且向所述一个或多个延迟级提供第二延迟定位点,其中所述第一代码代表用于提供第一DTC延迟的频率包络;并且其中所述选择逻辑被配置成通过使用所述第一延迟定位点和所述第二延迟定位点来不同地选择所述一个或多个延迟级中的至少一个的组件以提供所述第一DTC延迟。
根据一种实施例,一种用于抑制数字时间转换器(DTC)的杂散噪声的方法包括:在第一时刻在数字时间转换器的选择逻辑处接收代码;选择所述DTC的第一延迟路径以提供与所述代码相关联的延迟;将第二延迟路径与所述代码相关联;在第二时刻在所述选择逻辑处接收所述代码;并且选择所述DTC的所述第二延迟路径以提供与所述代码相关联的所述延迟。
根据一种实施例,一种无线电路包括:单个本地振荡器,该本地振荡器用于生成多个载波信号,所述多个载波信号包括多个不同的频率,所述单个本地振荡器被配置成提供单个基准频率信号;多个数字时间转换器(DTC),所述多个DTC中的每一个DTC均被配置成接收所述单个基准频率信号并且提供所述多个载波频率信号中的载波信号。其中每个DTC包括:一个或多个延迟级,该延迟级用于提供所述载波信号;选择逻辑,该选择逻辑被配置成在第一时刻处接收第一代码,向所述一个或多个延迟级中的每一个提供第一延迟定位点,在第二时刻处接收所述第一代码,并且向所述一个或多个延迟级提供第二延迟定位点,所述第一代码代表用于提供第一DTC延迟的频率包络,其中所述第一延迟定位点和所述第二延迟定位点提供所述第一DTC延迟;并且其中所述选择逻辑被配置成通过使用所述第一延迟定位点和所述第二延迟定位点来不同地选择所述一个或多个延迟级中的至少一个的组件以提供所述第一DTC延迟。
附图说明
本文的附图不一定按照比例绘制,其中相似的标号可能在不同的图中描述类似的组件。具有不同的字母后缀的相似的标号可表示类似的组件的不同的实例。附图大体上通过示例的方式而非限制的方式说明本文件中所讨论的各实施例。
图1大体上示出了示例性的基于DTC的架构;
图2大体上示出了示例性的基于多DTC的架构的一部分;
图3大体上示出了本地振荡器和示例DTC;
图4大体上示出了用于抑制DTC的杂散噪声的示例方法的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔IP公司,未经英特尔IP公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510272224.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种终端的天线匹配电路及终端
- 下一篇:电路装置、发送模块、电子设备和移动体