[发明专利]一种通用地址空间管理方法及其系统有效
申请号: | 201510227365.2 | 申请日: | 2015-05-06 |
公开(公告)号: | CN104850503B | 公开(公告)日: | 2017-09-19 |
发明(设计)人: | 娄冕;张洵颖;张丽娜;张斌;张娟;刘思源 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F13/16 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 徐文权 |
地址: | 710068 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通用 地址 空间 管理 方法 及其 结构 | ||
技术领域
本发明属于集成电路设计领域,涉及一种面向微处理器控制芯片的片内/片外存储器地址空间管理结构,具体涉及一种通用地址空间管理方法及其系统。
背景技术
伴随着集成电路工艺迈入超深亚微米时代,微处理器控制芯片的功能集成度和复杂度迅速提升。体现微处理器强大控制能力的典型特征就是其对片上大容量存储器的集成以及对片外复杂类型存储器的访问支持。片上存储器以其快速的存取速度缓解了高速微处理器与低速外存之间的速度鸿沟,其片上集成度越来越高;片外存储器凭借其无可比拟的容量优势和非易失性特点,为微处理器芯片的复杂应用提供了硬件支持。然而,对于片内与片外两种存储器之间的地址空间管理问题,容易降低存储器的资源利用率,该问题一直以来就是微处理器的重点研究对象。
中国专利CN102662913A,名称为用于提高MCU存储性能的方法及其对应的MCU芯片,针对片内易失性存储器和片外非易失性存储器的速度差异,提出在上电后由引导程序判断是否将片外程序搬运至片内,并将该区域地址重映射至片内存储空间。虽然该方法有效提升了MCU关键程序段的执行速度,但是片外存储器被搬运后产生的空余空间则无法再次利用,从而产生资源浪费。中国专利CN102200952A,名称为可扩展的层次化嵌入式CPU存储器系统,为片内存储器和片外存储器分别设置基地址寄存器和地址比较掩码寄存器,当CPU发出访存地址后,利用一个存储器资源访问仲裁器来将访存地址与两套基地址寄存器和地址比较掩码寄存器进行逻辑运算,以判断该访问应该落入片内存储器还是片外存储器空间上。该策略的缺点在于存储空间的使用对用户并不透明,需要用户加以精确配置,否则过松的配置将会产生更多的空间碎片,而过紧的配置可能导致空间交叠而引发数据多驱动冲突。中国专利CN102521159A,名称为一种片内、片外存储器按流量动态调度分包数据的方法,它使用一种流量统计机制来保证数据首先填充片内存储器,待填充满后才能切换至片外存储器。该方案保证了片内、片外数据空间的连续管理,但是它仅适用于对地址不敏感的连续数据,无法用于包含大量分支跳转的指令程序。中国专利CN103914405A,名称是包括存储管理单元的片上系统及其存储地址转换方法,它采用存储管理单元(MMU)进行片内、片外存储空间的虚实地址转换,这种使用MMU的方法较常用于运行操作系统的嵌入式系统,其设计复杂度较高,并不适用于微控制领域。
随着微控制处理器对片内、片外存储空间需求的不断增长,如何有效管理两种空间的地址分配,既能令用户易于使用,又能避免存储空间资源浪费,是微控制处理器必须解决的问题,经检索相关专利,尚未发现有解决该问题的方法。
发明内容
本发明的目的在于提供一种通用地址空间管理方法及其系统,以克服上述现有技术存在的缺陷,本发明是针对片内、片外空间无缝衔接使用时造成的片外存储资源浪费现象而构建的一种地址映射策略,该技术不受存储器件类型的限制,能够在不改变微处理器正常程序执行的前提下,提高片外存储空间的资源利用率。
为达到上述目的,本发明采用如下技术方案:
一种通用地址空间管理方法,包括以下步骤:
步骤一:区域判决器接收来自系统总线的访存指令,并根据片内存储器与片外存储器的地址基址与地址掩码将访存地址和选择使能信号送入片外存储器控制逻辑;
步骤二:利用异或逻辑将常数0xFFFF与片内存储器地址掩码进行异或运算,得到片内存储器容量,同时利用异或逻辑将常数0xFFFF与片外存储器地址掩码进行异或运算,得到片外存储器容量;
步骤三:由选择使能信号控制将访存地址与片内存储器容量进行减法运算,得到片外存储器逻辑地址;
步骤四:将片外存储器逻辑地址与片外存储器容量通过地址截取得到单块片外存储器物理地址以及片外存储器分块选择信号,同时,将选择使能信号和片外存储器分块选择信号进行译码得到片外存储器片选信号;
步骤五:将单块片外存储器物理地址与片外存储器片选信号分别通过一个时序保持逻辑得到单块片外存储器实际物理地址与片外存储器实际片选信号。
进一步地,步骤四中对选择使能信号和片外存储器分块选择信号进行译码的是译码器使能信号,且译码器使能信号来自片外存储器时序控制状态机;步骤五中控制时序保持逻辑的是片外存储器时序控制信号,且片外存储器时序控制信号也来自片外存储器时序控制状态机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510227365.2/2.html,转载请声明来源钻瓜专利网。