[发明专利]基于功能安全的高完整性PLC控制器在审
申请号: | 201510109739.0 | 申请日: | 2015-03-13 |
公开(公告)号: | CN104808572A | 公开(公告)日: | 2015-07-29 |
发明(设计)人: | 张建华;张彦武;康凯;魏剑嵬;张猛 | 申请(专利权)人: | 沈阳中科博微自动化技术有限公司 |
主分类号: | G05B19/05 | 分类号: | G05B19/05 |
代理公司: | 沈阳优普达知识产权代理事务所(特殊普通合伙) 21234 | 代理人: | 俞鲁江 |
地址: | 110179 辽宁*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 功能 安全 完整性 plc 控制器 | ||
1.一种基于功能安全的高完整性PLC控制器,其特征在于:
包括:
-CPU单元,包括两个SIL3等级的CPU,是高完整性PLC控制器的核心部分,双CPU分为主CPU和从CPU,双CPU通过双口RAM进行数据交互,能够实现1oo1D和1oo2D的通道表决,该单元的双CPU分别与各自的RAM电路、FLASH电路、通信等电路结合,完成逻辑的执行、数据的计算及以太网和功能安全背板的通信功能;
-存储单元,包括暂存电路和掉电非易失电路两部分,暂存电路包括动态随机存储电路、双口RAM,其中动态随机存储电路作为高完整性PLC控制器的内存使用,暂存控制器逻辑执行过程中的过程数据;双口RAM的功能基于可编程逻辑器件实现,双口RAM具有两个功能,分别为:作为双CPU通信的数据传输通道,进行数据的交互;背板通信过程中作为背板通信数据的缓存;掉电非易失电路包括磁性随机存储器和串行接口存储器电路两部分,磁性随机存储器电路主要用来存储高完整性PLC控制器运行操作系统时所需要的文件系统程序;串行接口存储器用来存储系统配置参数及系统运行中的关于背板通信速率、I/O模块的工作参数等关键;
-通信单元,包括基于网络冗余的双以太网电路和背板通信电路,通过安全通信协议完成高完整性PLC控制器逻辑的下装和系统数据的监控;背板通信电路,基于可编程逻辑器件实现高完整性PLC控制器与I/O间的功能安全背板通信,功能安全背板串行通信总线包括高速串行总线和低速串行总线,两种总线的物理层分别采用MLVDS和RS-485方式实现,所有串行总线均支持冗余;
-背板检测单元,包括背板地址检测,确定高完整性PLC控制器所在背板槽号,该单元支持冗余,高完整性PLC控制器插入可靠性检测,检测控制器是否可靠插入背板;奇偶地址校验检测,进行地址奇偶校验;
-恒流驱动单元,为I/O模块的背板地址识别提供恒定电流源,保证地址识别的准确性,恒流源支持冗余,其使能分别由主CPU和从CPU控制,保证背板地址识别的可靠性,并且该设计能够保证高完整性PLC控制器降级使用时,不影响背板地址识别;
-电源单元,按照功能单元对电源电路进行设计和划分,主要分为CPU供电电路,可编程逻辑器件供电电路、以太网电路以及功能安全背板串行通信用的接口电路等电路,主CPU和从CPU及可编程逻辑器件间电源电路均独立设计,互不影响,降低控制器故障失效率;主CPU和从CPU供电电路应用带有SIL3安全完整性等级认证的多路电源管理控制器实现,保证该部分电路不会因为电源故障降低控制器的安全完整性等级;可编程逻辑器件、以太网及功能安全背板串行通信等外围电路的电源设计中,对电源进行了监控设计,通过主CPU和从CPU能够及时检测电源故障,保证控制器不会进入危险失效的状态;
-状态指示,作为高完整性PLC控制器运行状态的指示单元,能够显示控制器的当前状态。
2.按权利要求1所述的一种基于功能安全的高完整性PLC控制器,其特征在于:CPU单元,其1oo1D表决结构中,高完整性PLC控制器使用主CPU即能够达到SIL3等级,从CPU用来实现控制器间的通信,1oo1D表决结构的双控制器间可以实现冗余表决;所述的一种基于功能安全的高完整性PLC控制器使用双CPU可以实现1oo2D表决,当其中一个CPU出现故障时能够自动降级实现1oo1D表决,不影响高完整性PLC控制器的功能安全完整性等级。
3.按权利要求1所述的一种基于功能安全的高完整性PLC控制器,其特征在于:CPU单元,主、从CPU通过双口RAM对交互的数据进行CRC校验出现不一致时,主、从CPU会对计算结果进行处理,使高完整性PLC控制器不会因为数据传输的错误出现危险失效。
4.按权利要求1所述的一种基于功能安全的高完整性PLC控制器,其特征在于:所述存储单元,可编程逻辑器件作为黑通道,不会因为可编程逻辑器件的故障导致高完整性PLC控制器出现危险失效。
5.按权利要求1所述的一种基于功能安全的高完整性PLC控制器,其特征在于:主、从CPU的安全架构包括带有锁步模式的双核CPU,CPU内建自测试逻辑算法,在闪存和数据SRAM上带有错误诊断校验功能,外设存储器带有奇偶校验,外设IO上带有环回功能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于沈阳中科博微自动化技术有限公司,未经沈阳中科博微自动化技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510109739.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:游乐设备的安全监控记录器及方法
- 下一篇:一种物联网智能定位滴灌监控系统