[实用新型]一种用于智能变电站同步测试的时钟同步装置有效
申请号: | 201420158200.5 | 申请日: | 2014-04-02 |
公开(公告)号: | CN203883848U | 公开(公告)日: | 2014-10-15 |
发明(设计)人: | 赵永生;刘海峰;李辉;王朕;梁文武;陈宏;刘伟良;欧阳帆;洪权;敖非;许立强;臧欣;沈杨;潘伟;刘宇 | 申请(专利权)人: | 国家电网公司;国网湖南省电力公司;国网湖南省电力公司电力科学研究院 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 长沙正奇专利事务所有限责任公司 43113 | 代理人: | 马强 |
地址: | 100033 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 智能 变电站 同步 测试 时钟 装置 | ||
1.一种用于智能变电站同步测试的时钟同步装置,其特征在于,包括GPS接收模块、单片机、FPGA、输出模块,所述GPS接收模块、单片机、FPGA、输出模块依次连接,所述GPS接收模块、单片机、FPGA均与逻辑控制电路连接。
2.根据权利要求1所述的用于智能变电站同步测试的时钟同步装置,其特征在于,还包括IRIG-B码接收模块;所述IRIG-B码接收模块与所述逻辑控制电路连接。
3.根据权利要求2所述的用于智能变电站同步测试的时钟同步装置,其特征在于,所述IRIG-B码接收模块包括TTL接收电路、RS422接收电路和光纤接收电路,所述TTL接收电路包括缓冲器和与所述缓冲器连接的第一光耦隔离芯片,所述第一光耦隔离芯片接入所述逻辑控制电路;所述RS422接收电路包括MAX3081芯片和与所述MAX3081芯片连接的第二光耦隔离芯片,所述第二光耦隔离芯片接入所述逻辑控制电路;所述光纤接收电路包括HFBR-24X2芯片与所述HFBR-24X2芯片连接的74LVC1G240芯片,所述74LVC1G240芯片的一个输出端与第一光耦连接,所述74LVC1G240芯片的另一个输出端与所述逻辑控制电路连接。
4.根据权利要求3所述的用于智能变电站同步测试的时钟同步装置,其特征在于,所述逻辑控制电路包括四个高速可控缓冲门,第一、第二高速可控缓冲门串联,第二高速可控缓冲门、第四高速可控缓冲门输出端接入FPGA;第一、第二、第三、第四高速可控缓冲门控制端均接入单片机;所述第一高速可控缓冲门的输出端和第三高速可控缓冲门输出端均与所述单片机连接。
5.根据权利要求4所述的用于智能变电站同步测试的时钟同步装置,其特征在于,所述输出模块包括IRIG-B码电信号输出部分、IRIG-B码光信号输出部分、分秒脉冲输出部分;所述IRIG-B码电信号输出部分包括TTL输出电路和RS422输出电路,所述TTL输出电路包括第三光耦,所述RS422输出电路包括一级转换芯片,所述第三光耦一个输入端与所述FPGA连接,所述第三光耦输出端与所述一级转换芯片连接;所述IRIG-B码光信号输出部分包括第一双与门驱动器,所述第一双与门驱动器接有两个光纤接口芯片,所述第一双与门驱动器输入端与所述第三光耦输出端连接;所述分秒脉冲输出部分包括TTL电平DB9接口分秒脉冲输出电路、TTL电平凤凰端子接口分秒脉冲输出电路、光信号分秒脉冲输出电路;所述TTL电平DB9接口分秒脉冲输出电路包括SN74LVC4245PW驱动器和与所述SN74LVC4245PW驱动器连接的DB9连接器,所述SN74LVC4245PW驱动器输入端与所述FPGA连接;所述TTL电平凤凰端子接口分秒脉冲输出电路包括第四光耦、第五光耦,所述第四光耦和第五光耦输入端分别与所述FPGA连接;所述光信号分秒脉冲输出电路包括第二双与门驱动器,所述第二双与门驱动器接有两个光纤接口芯片,所述第二双与门驱动器输入端分别与所述第四光耦、第五光耦输出端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国家电网公司;国网湖南省电力公司;国网湖南省电力公司电力科学研究院,未经国家电网公司;国网湖南省电力公司;国网湖南省电力公司电力科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420158200.5/1.html,转载请声明来源钻瓜专利网。