[发明专利]计数器及计数方法有效
| 申请号: | 201410591463.X | 申请日: | 2014-10-28 |
| 公开(公告)号: | CN105630712B | 公开(公告)日: | 2019-10-22 |
| 发明(设计)人: | 殷俊杰 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
| 主分类号: | G06F13/22 | 分类号: | G06F13/22;H03K21/12 |
| 代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 张颖玲;蒋雅洁 |
| 地址: | 518085 广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 计数器 计数 方法 | ||
本发明公开了一种计数器,包括:计算模块和N个计数模块,每个计数模块中包括多个对应不同计数条目的计数空间,同一计数条目在不同计数模块中计数空间的地址相同;其中,所述计数模块,用于响应一个计数申请源的计数申请,为计算模块提供用于计算的值;所述计算模块,用于读取同一计数条目在不同计数模块的值,将读取到的值进行累计计算,得到所述计数条目的总计数值;所述N为不小于1的整数。本发明还同时公开了一种计数方法。
技术领域
本发明涉及集成电路设计领域,尤其涉及一种计数器及计数方法。
背景技术
在集成电路设计领域中,计数器是最常见的电路器件之一,一般常见的有寄存器搭建的计数器、以及片内随机存取存储器(Random Access Memory,RAM)搭建的计数器。
其中,对于采用寄存器搭建的计数器,每个计数器可以同时响应多个计数申请源,而且每个计数刷新速率很快,可以达到一个时钟周期内刷新一次(1次/clk),但缺点是寄存器在芯片设计中成本高昂,不适宜大规模使用。
对于采用片内RAM搭建的计数器,可以搭建计数条目规模比较大的计数器,由于片内RAM成本相对较低,目前芯片中经常会用到几K甚至几十K的统计计数RAM。目前,对片内RAM搭建的计数器一般采用如下步骤进行计数:先从RAM中选中需要计数的条目,读出上次计数值;再将读出的计数值与申请的计数步长进行加法或减法操作,得到当次计数的结果;之后将当次计数结果写入到RAM中对应的条目中。
从上述步骤可以发现,这一组计数条目必须共用同一组计数申请源,且对RAM中的一个条目进行计数操作。那么,基于电路时序考虑,至少需要四拍(即四个时钟周期)才能完成,虽然利用流水线技术可以加快这一处理速率,但是需要考虑RAM器件的读写性能限制。
综上,当前缺少一种既经济又快速的能够响应多个计数条目的计数申请的计数器。
发明内容
为解决现有存在的技术问题,本发明实施例期望提供一种计数器及计数方法,能适应计数条目较多且计数申请很快的应用场合。
本发明实施例的技术方案是这样实现的:
本发明实施例提供一种计数器,该计数器包括:计算模块和N个计数模块,每个计数模块中包括多个对应不同计数条目的计数空间,同一计数条目在不同计数模块中计数空间的地址相同;其中,
所述计数模块,用于响应一个计数申请源的计数申请并进行计数,为计算模块提供用于计算的值;
所述计算模块,用于读取同一计数条目在不同计数模块的值,将读取到的值进行累计计算,得到所述计数条目的总计数值;
所述N为不小于1的整数。
上述方案中,所述计数器还包括:
累积模块,包括多个对应不同计数条目的累积空间,用于获取并存储对一个以上计数模块的累积处理结果,并供计算模块读取所述的累积处理结果;
所述计数模块,还用于为累积模块提供用于进行累积处理的计数值;
所述计算模块,还用于读取所述累积模块中计数条目的累积处理结果,将所述累积处理结果累计入对应计数条目的总计数值。
上述方案中,所述计数模块包括:L个轮询计数子模块;其中,
轮询计数子模块,用于在自身的计数周期内响应计数申请源的计数申请并进行计数,并用于在自身的非计数周期内响应非计数申请源的读写操作;
所述L为不小于2的整数。
上述方案中,所述计数模块包括:计数单元和备份单元;其中,
所述计数单元,用于响应一个计数申请源的计数申请并进行计数,与备份单元共用一个写总线;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410591463.X/2.html,转载请声明来源钻瓜专利网。





