[发明专利]一种逻辑电平信号传输方法及装置有效
| 申请号: | 201410324072.1 | 申请日: | 2014-07-08 |
| 公开(公告)号: | CN104104379B | 公开(公告)日: | 2017-09-22 |
| 发明(设计)人: | 陈守和;刘凌云 | 申请(专利权)人: | 惠州华阳通用电子有限公司 |
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
| 代理公司: | 广州三环专利商标代理有限公司44202 | 代理人: | 章兰芳 |
| 地址: | 516005 广东省惠州市东江*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 逻辑 电平 信号 传输 方法 装置 | ||
技术领域
本发明涉及信号传输技术领域,尤其涉及一种逻辑电平信号传输方法及装置。
背景技术
在目前的车载娱乐导航系统中,越来越多地出现主机和面板分体、两者之间使用线缆进行电气联接的分体机;一般主机上含有MCU及相关电路,面板上含有MPU及相关电路。而分体机的主机和面板彼此连接的信号非常多,包括音视频、控制、通讯等信号,这样就要求使用的连接器的引脚PIN必须足够多,从而导致连接器选型困难,相应的结构设计也变得复杂,进而导致分体机的信号连接可靠性降低。
在分体机的连接信号中,有很多信号不必同时传输,比如,车载娱乐导航系统的面板上设计有复位键,在系统发生异常(如死机)时,通过此复位键产生一个复位信号,对MCU、MPU整体复位,使其恢复到正常状态;同时,主机上的MCU也有单独对面板上的MPU进行复位的信号线。这两种复位信号就不是同时传输的,但在现有的技术方案中,要实现上述两种复位功能,必须使用两条信号线传输两种复位信号。
发明内容
本发明提供一种逻辑电平信号传输方法及装置,解决了用一根信号线完成两路逻辑电平信号传输的技术问题。
为达到上述目的,本发明所采取的技术方案为:
本发明一方面提供一种逻辑电平信号传输方法,其特征在于,包括:
将发送的第一逻辑电平信号与第二逻辑电平信号进行叠加后产生叠加逻辑电平信号,将所述叠加逻辑电平信号传输后分离为第三逻辑电平信号与第四逻辑电平信号,第三逻辑电平信号或第四逻辑电平信号被响应接收;
第一逻辑电平信号和第二逻辑电平信号分别与第三逻辑电平信号和第四逻辑电平信号相同,在第一逻辑电平信号完成传输后进行第二逻辑电平信号的传输。
进一步地,在上述逻辑电平信号传输步骤之前,还包括:
配置发送的第一逻辑电平信号与第二逻辑电平信号为常态逻辑电平;
设置参数,使接收的第三逻辑电平信号和第四逻辑电平信号为常态逻辑电平;
配置用于响应的有效逻辑电平信号;
控制第一逻辑电平信号或第二逻辑电平信号由常态逻辑电平信号变为有效逻辑电平信号。
在上述逻辑电平信号传输步骤之后,还包括:
设置发送的第一逻辑电平信号或第二逻辑电平信号由有效逻辑电平信号恢复为常态逻辑电平信号的恢复时间和接收的第三逻辑电平信号或第四逻辑电平信号的响应间隔时间,所述恢复时间小于或等于所述响应间隔时间。
本发明另一方面提供一种逻辑电平信号传输装置,包括第一组信号输入输出接口、逻辑电平信号叠加电路、逻辑电平信号分离电路、第二组信号输入输出接口;
第一组信号输入输出接口包括第一逻辑电平信号输出接口与第二逻辑电平信号输出接口,分别连接逻辑电平信号叠加电路的第一逻辑电平信号输入端与第二逻辑电平信号输入端,用于将第一逻辑电平信号与第二逻辑电平信号发送到逻辑电平信号叠加电路;
逻辑电平信号叠加电路,用于将第一逻辑电平信号与第二逻辑电平信号进行叠加后产生叠加逻辑电平信号,并将所述叠加逻辑电平信号通过叠加信号输出端传输到逻辑电平信号分离电路的叠加信号输入端;
逻辑电平信号分离电路,用于将所述叠加逻辑电平信号分离为第三逻辑电平信号与第四逻辑电平信号,分别通过第三逻辑电平信号输出端和第四逻辑电平信号输出端输出;
第二组信号输入输出接口包括第三逻辑电平信号输入接口与第四逻辑电平信号输入接口,分别连接逻辑电平信号分离电路的第三逻辑电平信号输出端和第四逻辑电平信号输出端,用于响应接收第三逻辑电平信号或第四逻辑电平信号。
进一步地,还包括第一微控制器和第二微控制器;
所述第一微控制器,用于将第一组信号输入输出接口配置为所述第一逻辑电平信号输出接口与第二逻辑电平信号输出接口;并用于先配置发送的第一逻辑电平信号与第二逻辑电平信号为常态逻辑电平,再控制第一逻辑电平信号或第二逻辑电平信号由常态逻辑电平信号变为有效逻辑电平信号;
所述第二微控制器,用于将第二组信号输入输出接口配置为所述第三逻辑电平信号输入接口与第四逻辑电平信号输入接口;并配置用于响应的有效逻辑电平信号。
进一步地,还包括第一微控制器和第二微控制器;
所述第一微控制器,用于设置发送的第一逻辑电平信号或第二逻辑电平信号由有效逻辑电平信号恢复为常态逻辑电平信号的恢复时间;
所述第二微控制器,用于设置接收的有效逻辑电平信号的响应间隔时间,第三逻辑电平信号或第四逻辑电平信号为有效逻辑电平信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠州华阳通用电子有限公司,未经惠州华阳通用电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410324072.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电容型电平移位设备、方法和系统
- 下一篇:一种无线滤波电路





