[发明专利]液晶面板时序控制模块在审
申请号: | 201410068124.3 | 申请日: | 2014-02-27 |
公开(公告)号: | CN103794189A | 公开(公告)日: | 2014-05-14 |
发明(设计)人: | 刘兴宾 | 申请(专利权)人: | 刘兴宾 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 510000 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 液晶面板 时序 控制 模块 | ||
1.一种液晶面板时序控制模块,其特征在于:由输入接口(1)、电源电路(2)、FPGA芯片(3)、和N个FPC连接器(6)组成;所述输入接口(1)与FPGA芯片(3)构成数据电连接;FPGA芯片(3)与电源电路(2)构成电连接;输入接口(1)与电源电路(2)构成电连接;N个FPC连接器(6)上的输出信号接口分别与电源电路(2)和FPGA芯片(3)构成数据电连接。
2.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述FPGA芯片(3)上还连接有DRAM存储器(5),并与DRAM存储器(5)构成数据电连接;FPGA芯片(3)设有TDO、TDI、TMS、TCK引脚用作JTAG接口。
3.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述输入接口(1)一方面为液晶面板时序控制模块供电,另一方面为液晶面板时序控制模块输入LVDS视频数据。
4.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述电源电路(2)为液晶面板的数字电路部分提供电压值为3.3V或2.5V中的一种;为液晶面板薄膜场效应管(TFT)栅极提供开启电压值为20V~38V;为液晶面板TFT栅极提供关闭电压值为-4V~-9V;为液晶面板的模拟电路部分提供电压值为13V~20V;为液晶面板提供8~16个GAMMA电压,电压值在0伏至模拟电路部分电压值之间以GAMMA曲线的形式分布;为液晶面板提供VCOM电压,电压值为液晶面板模拟电路部分电压值的0.25~0.75倍;为液晶面板提供辅助电压。
5.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述电源电路(2)为FPGA芯片(3)提供FPGA单端IO电压,电压值为3.3V或2.5V;为FPGA芯片(3)提供FPGA差分IO电压,电压值为0.9V~3.3V;为FPGA芯片提供内核电压值为1.2V。
6.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述FPGA芯片(3)为Altera公司的EP2C5T144、EP4CE6F17、EP2C8Q208、EP3C5F256、EP3C10F256或Xilinx公司的XC6SLX4、XC6SLX9、XC3S200A、XC3S400A中的一种。
7.根据权利要求2所述一种液晶面板时序控制模块,其特征在于:所述DRAM存储器(5)为SDR SDRAM、DDR SDRAM或DDR2SDRAM。
8.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述FPC连接器(6)将液晶面板时序控制模块的各个输出信号通过FPC连接器(6)扁平软排线连接至液晶面板,FPC连接器输出信号包括差分数据信号、行场扫描信号、液晶面板数字电压、液晶面板模拟电压、液晶面板VGH电压、液晶面板GAMMA电压、液晶面板VGL电压、液晶面板VCOM电压以及辅助电压。
9.根据权利要求1所述一种液晶面板时序控制模块,其特征在于:所述FPGA芯片(3)由LVDS解码模块(31)、扫描顺序控制模块(32)、扫描及数据输出模块(33)、DRAM控制器模块(34)组成;LVDS解码模块(31)与扫描顺序控制模块(32)、扫描及数据输出模块(33)分别构成数据电连接;扫描顺序控制模块(32)与扫描及数据输出模块(33)构成数据电连接;扫描顺序控制模块(32)与DRAM控制器模块(34)构成数据电连接;LVDS解码模块(31)上设有LVDS输入信号引脚;扫描及数据输出模块(33)上设有差分数据信号输出引脚及行场扫描信号输出引脚;DRAM控制器模块(34)上设有DRAM控制引脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘兴宾,未经刘兴宾许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410068124.3/1.html,转载请声明来源钻瓜专利网。