[实用新型]一种多路伪随机序列产生芯片有效
| 申请号: | 201320697672.3 | 申请日: | 2013-10-30 |
| 公开(公告)号: | CN203630772U | 公开(公告)日: | 2014-06-04 |
| 发明(设计)人: | 陈帅;陈玲玲;王丽;李营;张水锋;马立宪;缪玉桂 | 申请(专利权)人: | 淮南师范学院 |
| 主分类号: | G06F7/58 | 分类号: | G06F7/58 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 23203*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 多路伪 随机 序列 产生 芯片 | ||
1.一种多路伪随机序列产生芯片,其特征在于芯片包括:一个输入时钟信号(1)、一个输入选择信号(2)、一个31位输入引脚(3)、一个31位数据选择器(4)、一个31位伪随机序列发生器(5)、一个31位片选输出器(6)、一个片选引脚(7)、一个31位的输出引脚(8);其中31位数据选择器(4)的输出(9)作为伪随机序列发生器(5)的输入,伪随机序列发生器(5)的输出(10)作为片选输出器(6)的输入,片选输出器(6)的输出引脚为31位的输出引脚(8),片选引脚(7)为控制片选输出器(6)输出值的输入引脚。
2.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中的31位数据选择器(4)在当输入选择信号(2)为高电平时将外部31位输入引脚(3)上的数值选择输出到31位数据选择器(4)的输出(9),在当输入选择信号(2)为低电平时将内部31位伪随机序列发生器(5)的输出值(10)选择输出到31位数据选择器(4)的输出(9)。
3.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中的31位伪随机序列发生器(5)包含一个31位乘法器(11)、前级31位加法器(14)、后级31位加法器(17)、一个31位输出寄存器(19)。
4.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中31位乘法器(11)是将输入31位伪随机序列发生器(5)的数(9)与常数16807相乘,得到低31位(12)和高31位(13)。
5.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中的前级31位加法器(14)是将31位乘法器(11)的积的低31位(12)与乘积的高31位(13)通过前级31位加法器(14)进行31位的相加,得到31位的和(15)及其进位(16)。
6.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中的后级31位加法器(17)是将前级31位加法器(14)输出的和(15)与进位(16)进行31位的相加运算,得到和(18)。
7.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于其中的31位输出寄存器(19)是在输入时钟信号(1)的边沿触发下将后级31位加法器(17)的输出和(18)寄存输出(10)。
8.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于当其中的片选引脚(7)输入为低电平时,片选输出器(6)将31位输出寄存器(19)的输出(10)传输并输出(8),而当片选引脚(7)输入为高电平时,片选输出器(6)将输出高阻。
9.根据权利要求1所述的一种多路伪随机序列产生芯片,其特征在于该芯片可以方便地与其他数字系统集成形成多功能芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于淮南师范学院,未经淮南师范学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320697672.3/1.html,转载请声明来源钻瓜专利网。





