[实用新型]一种防失效驱动电路有效
申请号: | 201320013101.3 | 申请日: | 2013-01-10 |
公开(公告)号: | CN203101896U | 公开(公告)日: | 2013-07-31 |
发明(设计)人: | 汪军;姚继能;尹振 | 申请(专利权)人: | 浙江瑞德电子科技有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 绍兴市越兴专利事务所 33220 | 代理人: | 蒋卫东 |
地址: | 312000 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 失效 驱动 电路 | ||
本实用新型涉及一种防失效驱动电路,属于电力电子技术领域。
驱动电路是设置在负载和控制电路之间,用来对控制电路的信号进行放大的中间电路。驱动电路的基本任务是将控制电路传来的信号按照其控制目标的要求,转换为加在负载控制端和公共端之间,可以使其开通或关断的信号。
目前,传统的驱动电路是使用一个三极管导通或者截止驱动负载的方式工作。这样长期使用当驱动电路所在系统的硬件电路失效时,如系统中单片机失效、三极管击穿、外界工作环境潮湿导致硬件回路短路等,会导致本不应该工作的负载被误启动,如果误启动的负载是大功率的加热负载,就有可能引起安全隐患。
有鉴于此,本发明人对此进行研究,专门开发出一种防失效驱动电路,本案由此产生。
本实用新型的目的是提供一种结构简单、性能可靠,可防止负载被误启动的驱动电路。
为了实现上述目的,本实用新型的解决方案是:
一种防失效驱动电路,包括交流波形驱动单元、交流波形整流稳压单元和驱动三极管输出单元,其中交流波形驱动单元输入端与单片机的P_CTRL管脚相连,交流波形整流稳压单元输入端与交流波形驱动单元的输出端相连,其输出端与负载控制端相连,驱动三极管单元的输入端与单片机的P_CTRL_OUT管脚相连,输出端连接负载的公共端。
所述交流波形驱动单元包括三极管,以及分别与三极管基极、发射极和集电极相连的若干个电阻,三极管的基极串联电阻后与单片机的P_CTRL管脚,当单片机输出一定频率的方波信号时,三极管根据设定频率导通或截止。
所述交流波形整流稳压单元包括整流二极管组、并联在整流二极管组上的滤波电容、串联在整流二极管组上的耦合电容、连接在整流二极管组和滤波电容上的若干个电阻,以及连接在滤波电容和负载控制端之间的三极管。因为耦合电容“通交隔直”的特性,而交流波形驱动单元的三极管输出的方波信号近似于交流波形,可以通过耦合电容,方波信号经二极管组整流、滤波电容滤波后,其输出信号可以稳定驱动三极管;如果交流波形驱动单元三极管一直输出低电平或者高电平时,则其输出的信号均无法驱动交流波形整流稳压单元三极管。
所述驱动三极管输出单元包括电阻和三极管,其中,三极管的集电极与负载的公共端相连,基极串联电阻后与单片机P_CTRL_OUT管脚相连。当单片机输出高电平时,三极管截止,输出低电平时,三极管导通。
上述防失效电路,只有当交流波形驱动单元输出一定频率的方波信号,交流波形整流稳压单元三极管导通,并且此时单片机P_CTRL_OUT也输出低电平时,整个驱动电路才能有效工作。当驱动电路所在系统发生如下几种情况时,驱动电路都能有效防止负载启动:
上述防失效电路,只有当交流波形驱动单元输出一定频率的方波信号,交流波形整流稳压单元三极管导通,并且此时单片机P_CTRL_OUT也输出低电平时,整个驱动电路才能有效工作。当驱动电路所在系统发生如下几种情况时,驱动电路都能有效防止负载启动:
1、单片机失效:此时单片机芯片I/O口状态一般为持续高电平或者持续低电平,所以此种情况时无法驱动交流波形整流稳压单元的三极管;
2、交流波形驱动单元三极管发射极和集电极之间短路模拟失效:此时三极管会持续输出高电平,所以此种情况时也无法驱动交流波形整流稳压单元的三极管;
3、交流波形整流稳压单元三极管发射极和集电极之间短路模拟失效:因单片机P_CTRL_OUT控制的三极管在未工作时为截止状态,所以也无法驱动负载;
4、驱动三极管输出单元三极管发射极和集电极之间短路模拟失效:因单片机P_CTRL控制的三极管在未工作时为截止状态,所以也无法驱动负载。
与现有技术相比,本实用新型所述的防失效驱动电路,其可靠性远远大于普通三极管驱动电路,而且,所述驱动电路的核心元器件仅由电阻、三极管、电容组成,元件数量少,电路实现简单可靠。
以下结合附图及具体实施例对本实用新型做进一步详细描述。
图1为本实施例的防失效驱动电路的电路框图;
图2为本实施例的防失效驱动电路的电路结构图。
如图1所示,一种防失效驱动电路,包括交流波形驱动单元1、交流波形整流稳压单元2和驱动三极管输出单元3,其中交流波形驱动单元1输入端与单片机5的P_CTRL管脚相连,交流波形整流稳压单元2输入端与交流波形驱动单元1的输出端相连,其输出端连接负载4控制端,驱动三极管单元3的输入端与单片机5的P_CTRL_OUT管脚相连,输出端连接负载4的公共端,在本实施例中,所述负载4为模拟负载继电器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江瑞德电子科技有限公司,未经浙江瑞德电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320013101.3/2.html,转载请声明来源钻瓜专利网。