[发明专利]一种低功耗晶体振荡器整形电路有效
申请号: | 201310434008.4 | 申请日: | 2013-09-23 |
公开(公告)号: | CN103490729A | 公开(公告)日: | 2014-01-01 |
发明(设计)人: | 张文杰;谢亮;金湘亮 | 申请(专利权)人: | 湘潭芯力特电子科技有限公司 |
主分类号: | H03B28/00 | 分类号: | H03B28/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 411104 湖南省湘*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 功耗 晶体振荡器 整形 电路 | ||
技术领域
本发明涉及一种晶体振荡器整形电路,特别涉及一种低功耗晶体振荡器整形电路。
背景技术
晶体振荡器以其频率稳定高被广泛应用于计时、时钟信号产生等领域,根据晶体的类型不同,它不仅可以做成单独的晶体振荡器产品应用在硬件电路设计中用来得到各种频率的时钟信号,也被嵌入在各种集成电路与微处理器中,用于产生该集成电路与微处理器所需的时钟信号,比如实时时钟。晶体振荡器由晶体和其驱动组成,正弦波晶体振荡器产生的波形需要一个整形电路将正弦波整形为方波给后续电路应用,低功耗产品是应用的追求,人们希望时钟信号产生电路部分消耗的功耗越小越好,因此不仅要求整形电路自身消耗的功耗小,而且还要能减小后续时钟使用电路的功耗,甚至要求从时序的角度考虑以尽量节省功耗。互补CMOS反向器能够将正弦波信号整形为方波信号,但在整形过程中互补CMOS反向器自身消耗的功率大,且给后续时钟使用电路带来较大的功耗。
发明内容
为了解决现有技术中的上述技术问题,本发明提供一种功耗低、结构简单的晶体振荡器整形电路。
为实现上述目的,本发明采用的技术方案如下:一种低功耗晶体振荡器整形电路,包括多个PMOS管与多个NMOS管,其中第一PMOS管、第三PMOS管、第一NOMS管、第三NOMS管的栅极连接形成信号输入端,第一PMOS管与第一NMOS管的漏极连接,并且连至第二PMOS管和第二NMOS管的栅极,第二PMOS管与第二NMOS管的漏极连接,并且连至第四PMOS管和第四NMOS管的栅极,形成信号输出端,第三PMOS管、第四PMOS管的漏极与第一POMS管的源极连接,第三NMOS管、第四NMOS管的漏极与第一NMOS管的源极连接,第二PMOS管、第三PMOS管、第四PMOS管的源极连接形成电源端,第二NMOS管、第三NMOS管、第四NMOS管的源极连接形成电源地,第二PMOS管与第二NMOS管形成第一反向器。
上述的低功耗晶体振荡器整形电路中,所述第一反向器为奇数个反向器的串联。
上述的低功耗晶体振荡器整形电路中,所述电源端为供电电源输入端或为电源转换电路输出端。
本发明能对晶体振荡器产生的正弦波信号进行处理,将正弦波信号整形为上升沿和下降沿都非常陡的方波信号,不仅整形电路自身消耗的功率小,而且能够减小后续时钟信号使用电路的功耗。
附图说明
图1为本发明低功耗晶体振荡器整形电路。
图2为本发明低功耗晶体振荡器整形电路对应的符号。
图3为输入端正弦波电压曲线VIN与输出端方波电压曲线VOUT。
图4为本发明中实施例一的结构示意图。
具体实施方式
下面结合附图对本发明进一步详细说明。
如图1、图2所示,低功耗晶体振荡器整形电路包括多个PMOS管与多个NMOS管,其中第一PMOS管1、第三PMOS管5、第一NOMS管2、第三NOMS管6的栅极连接形成信号输入端IN,第一PMOS管1与第一NOMS管2的漏极连接,并且连至第二PMOS管3与第二NMOS管4的栅极,形成节点X,第二PMOS管3与第二NMOS管4的漏极连接,并且连至第四PMOS管7、第四NMOS管8的栅极,形成信号输出端OUT,第三PMOS管5、第四PMOS管7的漏极与第一POMS管1的源极连接,第三NMOS管6、第四NMOS管8的漏极与第一NMOS管2的源极连接,第二PMOS管3、第三PMOS管5、第四PMOS管7的源极连接形成电源输入端VP,第二NMOS管4、第三NMOS管6、第四NMOS管8的源极连接形成电源地GND,第二PMOS管3与第二NMOS管4形成反向器INV1。
对图1所示电路进行工作原理分析,图3所示正弦输入信号VIN从输入端IN进入,当输入端IN从0电位开始上升时,第一PMOS管1、第三POMS管5开启,第一NMOS管2、第三NMOS管6关闭,节点X电位为电源电压VDD,使第二PMOS管3关闭、第二NMOS管4开启,输出端OUT电位为0,第四PMOS管7开启、第四NMOS管8关闭,这里,PMOS管的阈值电压用VTP表示,NMOS管的阈值电压用VTN表示,输入端IN电位从0附近上升至VTN前,这些器件保持该状态;输入端IN电位上升并超过VTN时,使第一NMOS管2、第三NMOS管6开启,这时节点X的电位VX由(1)式表示。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湘潭芯力特电子科技有限公司,未经湘潭芯力特电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310434008.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种FPGA内嵌独立双端口BRAM IP硬核
- 下一篇:绞股蓝与魔芋套种方法