[发明专利]集成电路及发光二极管集成电路级联信号的单线传输电路有效
申请号: | 201310396363.7 | 申请日: | 2013-09-03 |
公开(公告)号: | CN103490762A | 公开(公告)日: | 2014-01-01 |
发明(设计)人: | 张伟;李杰平;门洪达;吴光明;梁福喜 | 申请(专利权)人: | 深圳市天微电子有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0175 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 何平 |
地址: | 518057 广东省深圳市南山区高新区北区朗山路*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 发光二极管 级联 信号 单线 传输 电路 | ||
技术领域
本发明涉及集成电路领域,特别是涉及一种集成电路及应用该集成电路的发光二极管集成电路级联信号的单线传输电路。
背景技术
传统的发光二极管集成电路级联信号的单线传输电路数据传输并转发过程如下:
控制器发送一帧配置数据C1C2C3C4……Cn,当集成电路1接收完数据C1,转发后面的数据C2C3C4……Cn,集成电路2接收完数据C2,转发后面的数据C3C4……Cn,集成电路3接收完数据C3,转发后面的数据C4C5……Cn,……以此类推。此时如果控制器发送长时间的低电平(RESET)信号,所有集成电路就会复位并把各自接收到的数据(Ci,i为1~n)解码后控制RGB端口输出,完成一个数据刷新周期,集成电路又回到接收准备状态。C1为集成电路1接收的数据,一般用来控制LED的RGB配置,每种颜色使用8位数据控制,一般来说C1有24位。C2为集成电路2接收的数据,C3为集成电路3接收的数据……Cn为集成电路n接收的数据。如果为了配置所有集成电路工作在同一种状态下,则C1、C2、C3、C4……Cn都为相同的数据。当一帧配置数据C1C2C3C4……Cn发送完毕后,控制器发送下一帧显示数据D1D2D3D4……Dn。
传统的发光二极管集成电路级联信号的单线传输电路,数据重复量大,占用MCU资源较多。而且数据不经过校验,接收与转发都没有进行校验,容易出现误码。
发明内容
基于此,有必要提供一种能减少MCU占用资源应用于发光二极管集成电路级联信号的单线传输电路的集成电路。
还有必要提供一种能减少MCU占用资源并能校验数据的应用于发光二极管集成电路级联信号的单线传输电路的集成电路。
此外,还提供一种应用该集成电路的发光二极管集成电路级联信号的单线传输电路。
一种集成电路,用于处理包括公共配置数据C1和私有数据D1D2…Dn的传输数据C1D1D2…Dn,其特征在于,包括:
接收储存模块,用于接收并存储公共配置数据C1;
数据转发模块,用于转发接收储存模块处理后的数据;
数据截取模块,用于从私有数据D1D2…Dn中截取储存数据D1;
数据重组模块,用于把公共配置数据C1和截取储存数据后的数据D2D3…Dn重组。
一种集成电路,用于处理包括公共配置数据C1C2和私有数据D1D2…Dn的传输数据C1C2D1D2…Dn,包括:
接收储存模块,用于接收并存储公共配置数据C1;
校验模块,用于从所述接收储存模块接收公共配置数据C1、从集成电路的数据输入端接收公共配置数据C2,并对所述公共配置数据C1、C2进行校验;
数据转发模块,用于转发校验模块校验后的数据;
第一调制模块,用于调制所述校验后的数据;
第二调制模块,用于调制私有数据D1D2…Dn;
数据截取模块,用于从私有数据D1D2…Dn中截取储存数据D1;
数据重组模块,用于把公共配置数据C1C2和截取储存数据后的数据D2D3…Dn重组。
在其中一个实施例中,所述接收储存模块包括:非门N10,非门N12,与或非门AOI10,以及m个D触发器;m个D触发器分别为D触发器DFF1、D触发器DFF2……D触发器DFFm。
所述与或非门AOI10包括第一与门、第二与门、第一或非门。
所述非门N10输出端连接所述第一与门的第二输入端,所述非门N10输入端连接所述第二与门的第一输入端,所述第一或非门的输出端连接所述非门N12的输入端,所述非门N12的输出端连接所述D触发器DFF1的D输入端。
所述D触发器DFF1的Q输出端连接所述D触发器DFF2的D输入端,所述D触发器DFF2的Q输出端连接所述D触发器DFF3的D输入端,…所述D触发器DFFm-1的Q输出端连接所述D触发器DFFm的D输入端。
所述D触发器DFFm的Q输出端连接所述第一与门的第一输入端。
所述非门N10的输入端接收控制信号CMD1H,所述第二与门的第二输入端接收所述传输数据DICOR,所述D触发器DFF1、D触发器DFF2……D触发器DFFm的时钟输入端接收时钟信号MQ<1>,所述D触发器DFFm的Q输出端输出数据CMDQ至所述第一与门的第一输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市天微电子有限公司,未经深圳市天微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310396363.7/2.html,转载请声明来源钻瓜专利网。