[发明专利]任意维空域递推最小二乘算法的硬件实现的方法无效
申请号: | 201310375520.6 | 申请日: | 2013-08-26 |
公开(公告)号: | CN103473211A | 公开(公告)日: | 2013-12-25 |
发明(设计)人: | 李会勇;董祥雷;魏晨;张青松 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F17/10 | 分类号: | G06F17/10 |
代理公司: | 成都虹桥专利事务所(普通合伙) 51124 | 代理人: | 濮云杉 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 任意 空域 最小 算法 硬件 实现 方法 | ||
1.任意维空域递推最小二乘算法的硬件实现的方法,其特征包括:
a.将M维空域递推最小二乘算法的脉动结构划分为均具有输入和输出的边界处理单元、内部处理单元和乘积处理单元,其中M为自然数;
b.根据步骤a划分出的三个处理单元,将M维空域递推最小二乘算法的脉动结构进行等效划分,得到将所述的三个处理单元归类后的拓扑结构;
c.将所述的拓扑结构进行折叠处理,根据折叠算法得到折叠后各节点间的新延时的延时表;
d.根据步骤c的新延时表得到折叠后的原理结构图。
2.如权利要求1所述的方法,其特征为:步骤a中所划分的内部处理单元包括第一内部处理单元和第二内部处理单元,其中第一内部处理单元为M(M-1)/2个,第二内部处理单元为M个。
3.如权利要求1或2所述的方法,其特征为:在步骤b进行等效划分时,忽略对乘积处理单元进行划分。
4.如权利要求1或2所述的方法,其特征为:步骤c的折叠过程是由开关控制完成,并且通过状态机制控制开关间的切换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310375520.6/1.html,转载请声明来源钻瓜专利网。