[发明专利]一种DSP和FPGA紧耦合架构的协同验证方法有效
申请号: | 201310372981.8 | 申请日: | 2013-08-25 |
公开(公告)号: | CN103455401A | 公开(公告)日: | 2013-12-18 |
发明(设计)人: | 蔡铭;黄显晖 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F11/26 | 分类号: | G06F11/26;G06F11/36;G06F9/455 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 周烽 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 dsp fpga 耦合 架构 协同 验证 方法 | ||
1.一种DSP和FPGA紧耦合架构的协同验证方法,其特征在于,包括如下步骤:
(1)在基于数据流正确的DSP模拟器运行主算法的进程和用户DSP任务,并且实现任务处理、任务调度、中断响应、中断嵌套等功能;
(2)打开底层操作系统上的套接字服务器端,快速的响应FPGA仿真器发起的连接,如果没有连接就继续监听,如果有连接就根据FPGA的中断和读写以及退出命令进行相应处理;
(3)DSP模拟器对读写缓冲区进行检查,如果是FPGA的读写请求,如果是请求写,将缓冲区的时序信息和数据传给FPGA模拟器,如果是请求读,就接收FPGA模拟器发送的时序信息和数据;
(4)在FPGA仿真器周期性的调用PLI接口编写轮询DSP模拟器命令,查看DSP是否对FPGA有操作,如果写操作就把DSP模拟器数据写入FPGA的指定引脚,如果是读操作就把相应引脚数据传给DSP模拟器;
(5)FPGA模拟器利用PLI接口编写的中断命令在特定的仿真时刻产生中断信号,通过与DSP端的套接字服务器建立连接,将中断信息传给DSP模拟器;
(6)DSP模拟器根据中断号进行仲裁,如果中断进程的优先级比当前进程高,执行中断程序,如果优先级低于当前进程就忽略中断。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310372981.8/1.html,转载请声明来源钻瓜专利网。