[发明专利]一种输出驱动控制电路及方法在审
申请号: | 201310317694.7 | 申请日: | 2013-07-25 |
公开(公告)号: | CN104348466A | 公开(公告)日: | 2015-02-11 |
发明(设计)人: | 陈建梅;苏如伟 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0185 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 赵娟 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 输出 驱动 控制电路 方法 | ||
技术领域
本发明涉及电子电路技术领域,特别是涉及一种输出驱动控制电路及方法。
背景技术
存储器的主要功能是存储程序和各种数据,并能在计算机运行过程中高速、自动地完成程序或数据的存取、读写等操作。而在传统的存储器芯片的驱动输出的方式中,一旦输出端口的工作电压范围变大,就可能会出现读写等操作速率低,或者输出端口噪声大等各种问题,而噪声对存储器芯片的稳定性和信号的完整性巨大的影响,存储器芯片的输入/输出端口的噪声是存储器噪声的一个主要来源,因此,为了适应更宽阔的市场,在如何在不牺牲存储器芯片的工作速度,又保证存储器芯片的工作稳定和正确性的情况下,对存储器芯片的工作电压范围和工作稳定性都提出了更多的要求。
因此,本领域技术人员迫切需要解决的问题之一在于,提出一种输出驱动控制电路及方法,用以减小因输入/输出端口信号翻转时,对输出端充放电而产生的电源和地上的噪声,保证存储器芯片内部电源系统的稳定性,使存储器芯片能在各个工作电压下高性能,高可靠性地工作。
发明内容
本发明所要解决的技术问题是提供一种输出驱动控制电路及方法,用以减小因输入/输出端口信号翻转时,对输出端充放电而产生的电源和地上的噪声,保证存储器芯片内部电源系统的稳定性,使存储器芯片能在各个工作电压下高性能,高可靠性地工作。
为了解决上述问题,本发明公开了一种输出驱动控制电路,包括:
电压比较单元,用于将工作电压与预置的参考电压进行比较,获得至少一个比较结果信号;
驱动控制单元,用于接收外部数据信号,以及,依据所述外部数据信号及所述至少一个比较结果信号产生至少两个驱动信号;
输出驱动控制单元,用于依据所述至少两个驱动信号分别打开至少两路输出驱动。
优选地,所述比较结果信号包括第一比较结果信号,第二比较结果信号;其中,所述第一比较结果信号为将工作电压与预置的第一参考电压进行比较获得;所述第二比较结果信号为将工作电压与预置的第二参考电压进行比较获得。
优选地,所述电压比较单元包括第一电压比较器,第二电压比较器,所述第一电压比较器及第二电压比较器的正输入端连接工作电压;所述第一电压比较器的负输入端连接所述第一参考电压,所述第二电压比较器的负输入端连接所述第二参考电压;所述电压比较单元还包括:
当工作电压小于所述第一参考电压时,所述第一比较结果信号为0,所述第二比较结果信号为0;
当工作电压大于所述第一参考电压,小于所述第二参考电压时,所述第一比较结果信号为1,所述第二比较结果信号为0;
当工作电压大于所述第二参考电压时,所述第一比较结果信号为1,所述第二比较结果信号为1。
优选地,所述驱动信号包括第一驱动信号,第二驱动信号,第三驱动信号;所述驱动控制单元包括多个输出端,所述输出端包括第一组输出端U2和D2,第二组输出端U1和D1,以及,第三组输出端U0和D0;所述驱动控制单元包括:
当所述外部数据信号为1,第二比较结果信号为0时,所述第一组输出端U2输出0,D2输出1形成所述第一驱动信号;
当所述外部数据信号为1,第一比较结果信号为0时,所述第二组输出端U1输出0,D1输出1形成所述第二驱动信号;
当所述外部数据信号为1,所述第三组输出端U0输出0,D0输出1形成所述第三驱动信号。
优选地,所述驱动控制单元包括第一反相器,第二反相器,第一与非逻辑元件,第二与非逻辑元件,第一或非逻辑元件,第二或非逻辑元件,以及,第三反相器,第四反相器;
所述第一比较结果信号从第一反相器的输入端输入,所述第二比较结果信号从第二反相器的输入端输入,所述第一反相器的输出端连接所述第一与非逻辑元件及第一或非逻辑元件的输入端;所述第二反相器的输出端连接第二与非逻辑元件及第二或非逻辑元件的输入端;
所述第一与非逻辑元件,第二与非逻辑元件,第一或非逻辑元件,第二或非逻辑元件,以及,第三反相器,第四反相器的输入端连接外部数据信号;
其中,所述第一组输出端U2和D2分别为第一与非逻辑元件的输出端及第一或非逻辑元件的输出端;所述第二组输出端U1和D1分别为第二与非逻辑元件的输出端及第二或非逻辑元件为输出端;所述第三组输出端U0和D0分别为第三反相器的输出端及第四反相器的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310317694.7/2.html,转载请声明来源钻瓜专利网。