[发明专利]输出电路有效
| 申请号: | 201310149308.8 | 申请日: | 2013-04-26 |
| 公开(公告)号: | CN103427826A | 公开(公告)日: | 2013-12-04 |
| 发明(设计)人: | 陈俊吉;许胜福 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | H03K19/0185 | 分类号: | H03K19/0185;H01L27/02 |
| 代理公司: | 北京万慧达知识产权代理有限公司 11111 | 代理人: | 于淼;杨颖 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 输出 电路 | ||
1.一种输出电路,包括:
一第一输出级元件,耦接所述输出电路的一输出端以及一接地端;
一第二输出级元件,耦接所述输出端以及一电源端;
一侦测电路,耦接所述电源端与所述接地端,且执行一侦测操作来侦测一静电放电事件是否发生在所述输出端上,以在一第一节点产生一控制信号;
一控制电路,耦接所述第一节点,且接收所述控制信号;以及
一第一预驱动器,耦接所述第一节点且接收所述控制信号;
其特征在于,当所述侦测电路侦测出所述静电放电事件发生在所述输出端时,所述控制电路根据所述控制信号而被致能以导通所述第一输出级元件从而形成一放电路径,且所述第一预驱动器根据所述控制信号而被禁能。
2.如权利要求1所述的输出电路,其特征在于,所述控制电路包括:
一晶体管,具有耦接所述第一节点以接收所述控制信号的控制端、耦接所述电源端的第一端、以及耦接所述第一输出级元件于一第二节点的第二端。
3.如权利要求2所述的输出电路,其特征在于,当所述静电放电事件发生在所述输出端时,所述侦测电路根据所述电源端的电压产生所述控制信号以通过导通所述晶体管来致能所述控制电路,且所述第二节点的电压根据所述电源端的电压而处于一第一位准以导通所述第一输出级元件。
4.如权利要求3所述的输出电路,其特征在于,当所述静电放电事件发生在所述输出端时,所述电源端的电压拉高,所述侦测电路根据在所述电源端的拉高电压来产生所述控制信号以致能所述控制电路,且被致能的所述控制电路控制所述第二节点的电压处于高电压位准而导通所述第一输出级元件。
5.如权利要求2所述的输出电路,其特征在于,所述第一预驱动器更接收一数据信号,以及当所述电源端接收一操作电压时,所述侦测电路根据所述操作电压产生所述控制信号来致能所述第一预驱动器并通过关闭所述晶体管来禁能所述控制电路,且所述被致能的所述第一预驱动器根据所述数据信号来改变所述第二节点的电压以控制所述第一输出级元件的状态。
6.如权利要求1所述的输出电路,其特征在于,所述侦测电路包括耦接于所述电源端与所述接地端之间的一低通滤波器,所述低通滤波器包括:
一电阻器,耦接于所述电源端与所述第一节点之间;以及
一电容器,耦接于所述第一节点与所述接地端之间;
其中,所述侦测电路于所述第一节点上产生所述控制信号。
7.如权利要求1所述的输出电路,更包括:
一第二预驱动器,耦接所述第一节点且接收所述控制信号,其中,当所述第二预驱动器根据所述控制信号而被致能时,所述第二预驱动器控制所述第二输出级元件的状态;
其中,当所述侦测电路侦测出所述静电放电事件发生在所述输出端时,所述第二预驱动器根据所述控制信号而被禁能。
8.如权利要求7所述的输出电路,其特征在于,所述第二预驱动器更接收一数据信号;以及当所述电源端接收所述输出电路的一操作电压时,所述侦测电路根据所述电源端的所述操作电压产生所述控制信号来致能所述第二预驱动器,且所述被致能的所述第二预驱动器根据所述数据信号来控制所述第二输出级元件的状态。
9.如权利要求1所述的输出电路,更包括:
一禁能电路,耦接所述电源端以及所述侦测电路;
其中,当所述电源端接收所述输出电路的一操作电压时,所述禁能电路禁能所述侦测电路的所述侦测操作,且根据所述操作电压来产生所述控制信号以禁能所述控制电路并致能所述第一预驱动器。
10.如权利要求9所述的输出电路,其特征在于,所述禁能电路包括:
一晶体管,具有接收一重置信号的控制端、耦接所述电源端的第一端、以及耦接所述第一节点的第二端;
其中,当所述电源端接收所述操作电压时,所述晶体管导通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310149308.8/1.html,转载请声明来源钻瓜专利网。





