[发明专利]一种SoC集成的多端口DDR2/3调度器及调度方法有效

专利信息
申请号: 201310062166.1 申请日: 2013-02-27
公开(公告)号: CN103150216A 公开(公告)日: 2013-06-12
发明(设计)人: 刘波;凌明;梅晨;张阳;武建平;谢震;樊鹏;郑现庆 申请(专利权)人: 东南大学
主分类号: G06F9/50 分类号: G06F9/50
代理公司: 南京苏高专利商标事务所(普通合伙) 32204 代理人: 柏尚春
地址: 210096 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 soc 集成 多端 ddr2 调度 方法
【权利要求书】:

1.一种SoC集成的多端口DDR2/3调度器,包括传统调度器,其特征在于,还包括:

调度IP核,串联在传统调度器输入端,确定不同设备的访存类型,并将不同类型的访问请求放入传统调度器内相应的访存队列中;

状态机IP核,串联在传统调度器输出端,对传统调度器内不同类型的访存请求进行调度。

2.根据权利要求1所述的SoC集成的多端口DDR2/3调度器,其特征在于,所述调度IP核包括端口查找表和改进型调度器。

3.一种用于权利要求1中所述状态机IP核的调度方法,其特征在于,包括:

1)将延时敏感型访存请求调度到命令发射槽的前部;

2)将带宽敏感型访存请求按照读写DRAM页/行位置以及可被合成的突发传输长度调度到一起;

3)将期限敏感型访存请求调度到DDR2/3控制器的空闲时间进行处理。

4.一种用于权利要求2中所述改进型调度器的调度方法,其特征在于,包括:

1)首先查询是否存在即将到期的期限敏感型访存请求,如果存在则提升一档优先级,如果不存在转入第2)步;

2)查询是否存在延时敏感型访存请求,如果存在则提升一档优先级,如果不存在转入第3)步;

3)查询是否存在带宽敏感型访存请求,如果存在多个带宽敏感型端口访存请求,则分析整个带宽敏感型访存队列,充分利用突发传输特性,根据访存地址重新安排各请求先后顺序并提升一档优先级,如果存在单个带宽敏感型访存请求,则将其提升一档优先级;

4)如果当前不存在任何类型的访问请求,则改进型调度器进入自刷新模式。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310062166.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top