[发明专利]存储器装置、计算装置和数据传输方法有效
申请号: | 201310030270.2 | 申请日: | 2013-01-25 |
公开(公告)号: | CN103226525B | 公开(公告)日: | 2018-11-30 |
发明(设计)人: | C·A·兹特劳 | 申请(专利权)人: | 赛普拉斯半导体公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 陆建萍;郑霞 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 速率 连续 读取 突发 支持 | ||
本发明揭露一种高时钟速率下的连续读取突发支持,其中,一种存储器装置包括存储器阵列、输出缓冲区、初始延迟寄存器以及输出信号。通常,与该存储器装置接口的主机装置采用高时钟速率,致使该存储器装置的数据提取速率不足以支持无缝数据传输。该输出信号用以在自该存储器阵列的数据提取速率不足以支持该输出缓冲区的输出速率时暂停该存储器装置与该主机装置之间的传输。
技术领域
本发明的实施例一般涉及存储器装置。
背景技术
一般而言,存储器是指保留数字数据的计算机组件及记录媒体。数据储存为计算机的一种核心功能及基本组件。依据计算装置的确切配置及类型,系统存储器可为易失性(例如RAM)、非易失性(例如ROM、闪速存储器等)或该二者的某些组合。存储器装置通常与计算机系统内的主机装置接口并交互。
有时希望计算机系统内的主机装置使用高时钟速率(high clock rate)。较快的时钟速率受欢迎有多种原因。较快的时钟速率最小化为一事务处理(transaction)指定序列指令及地址信息所需的时间,从而使指定的指令操作能够较早开始。另外,较快的时钟速率最小化在存储器装置与主机之间的数据总线上传输数据所需的时间。而且,较快的时钟速率缩短整个读取或写入事务处理所需的总时间量,使存储器装置返回待机状态,以释放数据总线供下一事务处理使用。不幸的是,通常,主机装置采用高时钟速率导致存储器装置的数据输出速率不足以支持无缝数据传输(gapless data transfer)。
发明内容
鉴于上述现有技术的缺点,本发明提供一种高时钟速率下的连续读取突发支持,进而维持无缝数据传输。
本发明提供的一种存储器装置,其包括:存储器阵列,用以储存数据;初始延迟寄存器,用以储存延迟时间;以及输出缓冲区,耦接该存储器阵列,其中,该输出缓冲区在向主机装置传输该数据之前储存该数据,其中,该存储器装置输出信号以暂停该传输,直至该数据已储存于该输出缓冲区中。
本发明提供一种装置,包括:存储器装置,用以支持向主机装置的连续读取突发,其中,输出信号暂停传输;总线接口,提供该存储器装置与该主机装置之间的连接;以及处理器。
本发明还提供一种方法,包括:自计算机系统上的存储器装置请求数据,其中,该存储器装置包括用以储存延迟时间的初始延迟寄存器;自该存储器装置内的阵列检索该数据的页面或部分页面;保持输出信号空闲直至该数据的页面或部分页面被储存于输出缓冲区中且被置于数据总线上;以及在向主机装置传输该数据的页面或部分页面的同时切换该输出信号,以向该主机装置表示该数据的页面或部分页面在该数据总线上可用。
附图说明
附图以示例方式说明而非限制本发明的实施例。
图1为籍以可实施本发明主题的实施例的计算系统的方块图;
图2为依据本发明的实施例的示例存储器装置的方块图;
图3为依据本发明的实施例用以说明存储器装置的功能的时序图;
图4为依据本发明的实施例用以说明存储器装置的功能的另一时序图;以及
图5描述依据本发明的一些实施例支持高时钟速率下连续读取突发(burst)的示例过程的流程图。
具体实施方式
下面详细参照实施例,附图显示其示例。尽管将参照附图描述该些实施例,但应当理解,其并非意图限制该些实施例。相反,该些实施例意图覆盖替代、变更及等同。而且,在下面的详细说明中给出诸多特定细节以供透彻理解实施例。不过,本领域的技术人员应当意识到,可在不具有该些特定细节的情况下实施该些实施例。在其它情况下,为避免不必要地模糊该些实施例的态样,对已知的方法、程序、组件以及电路未作详细描述。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛普拉斯半导体公司,未经赛普拉斯半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310030270.2/2.html,转载请声明来源钻瓜专利网。