[发明专利]时钟控制电路、驱动电路以及液晶显示装置无效
申请号: | 201310024963.0 | 申请日: | 2013-01-23 |
公开(公告)号: | CN103106882A | 公开(公告)日: | 2013-05-15 |
发明(设计)人: | 张勇;廖良展 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;H03K19/00 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 何青瓦 |
地址: | 518000 广东省深圳市光明新区公*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 控制电路 驱动 电路 以及 液晶 显示装置 | ||
技术领域
本发明涉及显示技术领域,特别是涉及一种时钟控制电路、驱动电路以及液晶显示装置。
背景技术
在液晶显示装置中,时钟控制电路用于向源极驱动电路和栅极驱动电路提供时钟信号。其中,时钟控制电路提供的时钟信号包括内部时钟信号和外部时钟信号,具体而言,当有外部时钟信号输入时,时钟控制电路提供外部时钟信号,当没有外部时钟信号输入时,时钟控制电路提供内部时钟信号。
但是,如果时钟控制电路在制程时发生偏移,或者在可靠性测试(Reliability Analysis,RA)时经过高低温测试后,时钟控制电路的阈值电压(Threshold Voltage,Vth)发生变化。这就导致当无外部时钟信号输入,而只有外部噪声信号输入时,时钟控制电路容易将噪声信号误认为是外部时钟信号,进而提供给源极驱动电路或栅极驱动电路。由于噪声信号的频率值和电压值通常是不稳定的,因此就会导致液晶显示装置的显示异常。
发明内容
本发明主要解决的技术问题是提供一种时钟控制电路、驱动电路以及液晶显示装置,能够准确判断外部输入信号是否为有效的时钟信号,避免无外部时钟信号输入时液晶显示装置显示异常,从而提高液晶显示装置的显示品质。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种时钟控制电路,该时钟控制电路包括内部时钟模块、信号接收模块、选择模块、侦测模块以及控制模块,其中:内部时钟模块用于产生内部时钟信号;信号接收模块用于接收外部输入信号,并将外部输入信号发送到侦测模块;侦测模块判断外部输入信号是否为有效的时钟信号,并将判断的结果发送到控制模块;控制模块在判断的结果为是时,控制选择模块选择外部输入信号输出,在判断的结果为否时,控制选择模块选择内部时钟信号输出。
其中,侦测模块为脉宽侦测模块,其中,脉宽侦测模块包括计时单元和比较单元,其中:计时单元用于测量外部输入信号的两相邻且同向的跳变沿的时间间隔;比较单元预设一时间阈值范围,并判断时间间隔是否处于时间阈值范围内,当判断的结果为是时,控制模块判断外部输入信号为有效的时钟信号,并控制选择模块选择外部输入信号输出,当判断的结果为否时,控制模块判断外部输入信号为无效的时钟信号,并控制选择模块选择内部时钟信号输出。
其中,脉宽侦测模块包括第一比较单元、第二比较单元和逻辑运算单元,其中:第一比较单元预设时间阈值范围的第一端值,并将时间间隔与第一端值进行比较以得到第一比较结果;第二比较单元预设时间阈值范围的第二端值,并将时间间隔与第二端值进行比较以得到第二比较结果;逻辑运算单元将第一比较结果与第二比较结果进行逻辑运算;控制模块根据逻辑运算单元的运算结果控制选择模块选择外部输入信号或者内部时钟信号输出。
其中,第一端值和第二端值均为内部时钟信号的两相邻且同向的跳变沿的时间间隔的整数倍。
其中,侦测模块为频率侦测模块,其中,频率侦测模块包括转换单元和比较单元,其中:转换单元用于将外部输入信号的频率转换为外部输入信号的电压;比较单元预设一电压阈值范围,并判断电压是否处于电压阈值范围内,当判断的结果为是时,控制模块判断外部输入信号为有效的时钟信号,并控制选择模块选择外部输入信号输出,当判断的结果为否时,控制模块判断外部输入信号为无效的时钟信号,并控制选择模块选择内部时钟信号输出。
其中,频率侦测模块包括第一比较单元、第二比较单元和逻辑运算单元,其中:第一比较单元预设电压阈值范围的第一端值,并将电压与第一端值进行比较以得到第一比较结果;第二比较单元预设电压阈值范围的第二端值,并将电压与第二端值进行比较以得到第二比较结果;逻辑运算单元将第一比较结果与第二比较结果进行逻辑运算;控制模块根据逻辑运算单元的运算结果控制选择模块选择外部输入信号或者内部时钟信号输出。
其中,当运算结果为1时,控制模块判断外部输入信号为有效的时钟信号,并控制选择模块选择外部输入信号输出,当运算结果为0时,控制模块判断外部输入信号为无效的时钟信号,并控制选择模块选择内部时钟信号输出,或者当运算结果为1时,控制模块判断外部输入信号为无效的时钟信号,并控制选择模块选择内部时钟信号输出,当运算结果为0时,控制模块判断外部输入信号为有效的时钟信号,并控制选择模块选择外部输入信号输出。
其中,控制模块控制选择模块选择内部时钟信号输出时,时钟控制电路产生一个复位信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310024963.0/2.html,转载请声明来源钻瓜专利网。