[发明专利]高性能玻璃基60GHZ/MM波相控阵列天线及其制造方法有效
| 申请号: | 201280026451.1 | 申请日: | 2012-04-27 |
| 公开(公告)号: | CN103782448B | 公开(公告)日: | 2017-02-15 |
| 发明(设计)人: | T·卡姆嘎因 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | H01Q21/12 | 分类号: | H01Q21/12 |
| 代理公司: | 永新专利商标代理有限公司72002 | 代理人: | 陈松涛,夏青 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 性能 玻璃 60 ghz mm 相控阵 天线 及其 制造 方法 | ||
1.一种相控阵列天线(PAA)基板,包括:
包含多条发射器迹线的第一电介质层;
配合到所述第一电介质层的第二电介质层,其中所述第一电介质层比所述第二电介质层具有更高的介电常数,其中所述第二电介质层是玻璃并且支撑设置于其顶表面上的平面天线元件阵列,并且其中所述第二电介质层包括对应于所述平面天线元件阵列的腔阵列,其中每个天线元件与所述第二电介质层中的对应的腔竖直对准。
2.根据权利要求1所述的PAA基板,其中每个平面天线元件具有面积,并且其中每个对应的腔具有小于每个对应的平面天线元件面积的覆盖区。
3.根据权利要求1所述的PAA基板,其中每个平面天线元件具有面积,并且其中每个对应的腔具有等于每个对应的平面天线元件面积的覆盖区。
4.根据权利要求1所述的PAA基板,其中每个平面天线元件具有面积,并且其中每个对应的腔具有大于每个对应的天线元件面积的覆盖区。
5.根据权利要求1所述的PAA基板,其中每个平面天线元件在其底表面上覆盖有所述第二电介质层。
6.根据权利要求1所述的PAA基板,其中每个平面天线元件在其底表面上通过对应的腔得到暴露。
7.根据权利要求1所述的PAA基板,其中每个平面天线元件设置于对应的腔之内并且在其顶表面上覆盖有所述第二电介质层。
8.一种设备,包括:
包括过硅通孔和射频集成电路的管芯(TSV RFIC管芯);以及
与所述TSV RFIC竖直集成的相控阵列天线(PAA)基板,其中所述PAA基板包括支撑至少一条迹线的第一电介质层,其中所述PAA基板包括设置于玻璃第二电介质层上的多个天线元件,所述多个天线元件中的每一个天线元件通过多个TSV耦合到TSV RFIC,并且所述多个天线元件中的每一个天线元件设置于腔上方,并且其中所述第二电介质层设置于支撑至少一条发射器迹线的第一电介质层上。
9.根据权利要求8所述的设备,其中每个天线元件具有面积,并且其中所述腔具有小于所述天线元件面积的覆盖区。
10.根据权利要求8所述的设备,其中每个天线元件具有面积,并且其中所述腔具有等于所述天线元件面积的覆盖区。
11.根据权利要求8所述的设备,其中每个天线元件具有面积,并且其中所述腔均具有大于所述天线元件面积的覆盖区。
12.根据权利要求8所述的设备,其中所述PAA基板中的所述多个天线元件通过所述PAA基板中的感应耦合空隙耦合到所述TSV RFIC。
13.根据权利要求8所述的设备,其中所述PAA基板中的所述多个天线元件通过所述PAA基板中的通孔耦合而耦合到所述TSV RFIC。
14.根据权利要求8所述的设备,还包括:
第一级互连基板,所述TSV RFIC安装在所述第一级互连基板上,其中所述PAA基板包括耦合到所述多个天线元件并且还耦合到所述TSV RFIC的嵌入式地平面;以及
设置于所述PAA基板和所述TSV RFIC安装于其上的基板之间的至少一个伪凸块。
15.根据权利要求8所述的设备,还包括:
过硅通孔数字处理器管芯(TSV DP),所述过硅通孔数字处理器管芯(TSV DP)通过所述TSV RFIC中的至少一个TSV和所述TSV DP中的至少一个TSV耦合到所述TSV RFIC,并且其中所述TSV DP和所述TSV RFIC在所述PAA基板下方竖直集成;
第一级互连基板,所述TSV DP安装在所述第一级互连基板上,其中所述PAA基板包括耦合到所述多个天线元件并且还耦合到所述TSV RFIC的嵌入式地平面;以及
设置于所述PAA基板和所述TSV RFIC安装于其上的基板之间的至少一个伪凸块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201280026451.1/1.html,转载请声明来源钻瓜专利网。





