[实用新型]片上系统实现的实时时钟低功耗控制电路有效
申请号: | 201220233095.8 | 申请日: | 2012-05-21 |
公开(公告)号: | CN202661919U | 公开(公告)日: | 2013-01-09 |
发明(设计)人: | 陈春平;张启明;罗广君 | 申请(专利权)人: | 珠海市杰理科技有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;G06F1/32 |
代理公司: | 广东秉德律师事务所 44291 | 代理人: | 闫有幸;杨焕军 |
地址: | 519015 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 系统 实现 实时 时钟 功耗 控制电路 | ||
1.一种片上系统实现的实时时钟低功耗控制电路,其特征在于:包括与CPU位于同一片上系统且与所述CPU通过串行接口连接的一RTC,以及分别连接CPU和所述RTC的电源模块。
2.根据权利要求1所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:所述连接CPU和RTC的电源模块为同一模块。
3.根据权利要求1所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:所述连接RTC的电源模块为一RTC电池。
4.根据权利要求3所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:连接所述RTC和CPU之间的电源模块为一单向开关,所述单向开关由第一PMOS管、第二PMOS管、第三PMOS管、限流电阻RS1及限流电阻RS2组成,限流电阻RS1和限流电阻RS2分别连接第一PMOS管的源极和漏极,限流电阻RS1和限流电阻RS2的另一端分别连接所述CPU和RTC的电源模块,第一PMOS管的栅极连接限流电阻RS2和所述RTC的电源模块,第二PMOS管的源极连接限流电阻RS1,第二PMOS管的漏极连接第三PMOS管的源极,第二PMOS管的栅极连接所述RTC的电源模块和限流电阻RS2,第三PMOS管的漏极连接限流电阻RS2,第三PMOS管的栅极连接所述CPU的电源模块和限流电阻RS1。
5.根据权利要求1所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:进一步包括所述RTC上的一唤醒引脚,一开机模块和第四PMOS管,所述开机模块包括一开机按键,一NPN管和两个电阻R1、R2,所述开机按键与所述连接CPU和所述RTC的电源模块和电阻R2相连,电阻R2还与所述NPN管的基极相连,电阻R1与所述NPN管的集电极和所述连接CPU和所述RTC的电源模块相连,所述第四PMOS管的栅极与所述NPN管的集电极连接,第四PMOS管还与所述连接CPU和所述RTC的电源模块和片上系统连接。
6.根据权利要求1所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:进一步包括所述RTC上的一唤醒引脚、一开机模块和第五PMOS管,所述开机模块包括一开机按键、一NPN管和两个电阻R3、R4,所述开机按键一端接地,另一端与电阻R4连接,电阻R3与所述连接CPU和所述RTC的电源模块相连,电阻R3、R4与所述NPN管的集电极相连,所述NPN管发射极接地,所述NPN管基极与所述唤醒引脚相连,所述第五PMOS管栅极与所述NPN管的集电极连接,所述PMOS管还与所述连接CPU和所述RTC的电源模块和片上系统连接。
7.根据权利要求5或6所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:所述RTC进一步包括接口寄存器、内部寄存器、通用RAM、RTC状态机、32位定时器和4位分频器,当CPU处理完任务,设定所述RTC的定时闹钟,将需要保存的数据保存在所述通用RAM内;当设定的时间到达,所述RTC产生闹钟信号,通过所述唤醒引脚输出高电平打开所述NPN管,所述NPN管打开所述PMOS管,系统上电。
8.根据权利要求5或6所述的片上系统实现的实时时钟低功耗控制电路,其特征在于:所述唤醒引脚由第六PMOS管、一弱下拉电阻和一串联电阻组成的唤醒引脚驱动器驱动。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市杰理科技有限公司,未经珠海市杰理科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220233095.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种变压器机箱
- 下一篇:一种变压器套管转换装置