[发明专利]具有软错误容错功能的一级缓存数据存储方法及装置无效
申请号: | 201210493894.3 | 申请日: | 2012-11-28 |
公开(公告)号: | CN102929743A | 公开(公告)日: | 2013-02-13 |
发明(设计)人: | 高军;王永文;窦强;张承义;孙彩霞;倪晓强;隋兵才;陈微;赵天磊;王蕾;黄立波 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 湖南兆弘专利事务所 43008 | 代理人: | 赵洪;谭武艺 |
地址: | 410073 湖南省长沙市砚瓦池正*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 错误 容错 功能 一级 缓存 数据 存储 方法 装置 | ||
1.一种具有软错误容错功能的一级缓存数据存储方法,其特征在于其实施步骤如下:
1)在收到数据填充命令时,接收待填充数据并采用奇偶检验信息冗余编码生成奇偶校验码并存储奇偶校验码,同时将所述待填充数据分别以数据位为单位分散存储于数据存储阵列中;
2)在收到数据命中命令时,从数据存储阵列中读取分散存储的各个数据位,将各个数据位组合得到命中路数据,将命中路数据采用奇偶检验信息冗余编码生成奇偶校验码,将生成奇偶校验码与存储的奇偶校验码进行比较,如果两者一致则直接将命中路数据输出,否则检测到数据错误,报告出错信息。
2.根据权利要求1所述的具有软错误容错功能的一级缓存数据存储方法,其特征在于:所述步骤1)中将数据分别以数据位为单位分散存储于数据存储阵列中时,且不同路数据的相同数据位存储于数据存储阵列中的同一个存储区域。
3.一种具有软错误容错功能的一级缓存数据存储装置,包括数据存储阵列(1)、校验阵列(2)、解码器(3)、数据写通路(4)和数据读通路(5),其特征在于:所述数据存储阵列(1)包含多个数据项,任意一个所述数据项包括依次排列的多个字存储单元(11),所述字存储单元(11)包含依次排列的多个位存储模块(12),所述位存储模块(12)包含所有路的相同数据位,所有位存储模块(12)中的相同数据位存储的数据构成完整的一路数据;所述校验阵列(2)包含与数据存储阵列(1)中每路数据项一一对应的奇偶校验项,所述奇偶校验项中各个奇偶校验存储单元(21)分别存储对应数据项中一路数据的奇偶校验码;在收到数据填充命令时,所述校验阵列(2)接收待填充数据并采用奇偶检验信息冗余编码生成奇偶校验码并存储奇偶校验码,同时数据写通路(4)将待填充数据分别以数据位为单位分散存储于数据存储阵列(1)的各个位存储模块(12)中;在收到数据命中命令时,所述解码器(3)根据数据命中命令获取数据存储阵列(1)中各个位存储模块(12)中的数据位,所述数据读通路(5)从所述各个位存储模块(12)中读取分散存储的各个数据位并将各个数据位组合得到命中路数据,将命中路数据采用奇偶检验信息冗余编码生成奇偶校验码,将生成奇偶校验码与存储的奇偶校验码进行比较,如果两者一致则直接将命中路数据输出,否则检测到数据错误,报告出错信息。
4.根据权利要求3所述具有软错误容错功能的一级缓存数据存储装置,其特征在于:所述数据写通路(4)包括与所述位存储模块(12)一一对应的多个写多路选择器(41),所述写多路选择器(41)与对应的位存储模块(12)相连;所述数据读通路(5)包括与所述位存储模块(12)一一对应的多个读多路选择器(51),所述读多路选择器(51)与对应的位存储模块(12)相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210493894.3/1.html,转载请声明来源钻瓜专利网。