[发明专利]基于FPGA的TDM链路自动化模拟方法及系统有效
申请号: | 201210490166.7 | 申请日: | 2012-11-27 |
公开(公告)号: | CN102983921A | 公开(公告)日: | 2013-03-20 |
发明(设计)人: | 邱建峰;朱坚 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | H04B17/00 | 分类号: | H04B17/00 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁 |
地址: | 215021 江苏省苏州市苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga tdm 自动化 模拟 方法 系统 | ||
1.一种基于FPGA的TDM链路自动化模拟方法,其特征在于,其包括如下步骤:
S1、构建一包括控制单元、由所述控制单元控制的一主交换FPGA芯片、一个或多个与所述主交换FPGA芯片相连的分交换FPGA芯片、以及若干连接于所述分交换FPGA芯片的E1接口芯片的模拟装置,其中,所述E1接口芯片连接于外部被测E1链路;
S2、确定所需模拟的链路ID、及模拟动作,并由所述控制单元向主交换FPGA芯片发送相应的控制指令;
S3、根据所述控制指令,选定所需模拟的E1链路,并基于所选定E1链路进行相应模拟动作的模拟。
2.根据权利要求1所述的方法,其特征在于,所述模拟动作包括链路中断模拟、链路不稳定模拟、不同链路切换模拟。
3.根据权利要求2所述的方法,其特征在于,所述步骤S3包括:
根据控制指令,选定所需模拟的原本互相独立的两条E1链路,其中,每条E1链路上包括对应的一主交换FPGA芯片、一分交换FPGA芯片、一E1接口芯片;
将所选两条E1链路互连成一条链路。
4.根据权利要求3所述的方法,其特征在于,在进行“链路中断模拟”时,由控制单元发送“断开链路”的指令给主交换FPGA芯片;在进行“链路不稳定模拟”时,由控制单元以一定间隔时间分别发送“断开”、及“重连”的指令给主交换FPGA芯片。
5.一种基于FPGA的TDM链路自动化模拟系统,其特征在于,其包括:一控制单元、由所述控制单元控制的一主交换FPGA芯片、一个或多个与所述主交换FPGA芯片相连的分交换FPGA芯片、以及若干连接于所述分交换FPGA芯片的E1接口芯片,其中,所述E1接口芯片连接于外部被测E1链路;所述控制单元用于确定所需模拟的链路ID、及模拟动作,并由所述控制单元向主交换FPGA芯片发送相应的控制指令;所述主交换FPGA芯片根据所述控制指令,选定所需模拟的E1链路,并基于所选定E1链路进行相应模拟动作的模拟。
6.根据权利要求5所述的系统,其特征在于,所述模拟动作包括链路中断模拟、链路不稳定模拟、不同链路切换模拟。
7.根据权利要求6所述的系统,其特征在于,该系统还具体用于:
根据控制指令,选定所需模拟的原本互相独立的两条E1链路,其中,每条E1链路上包括对应的一主交换FPGA芯片、一分交换FPGA芯片、一E1接口芯片;
将所选两条E1链路互连成一条链路。
8.根据权利要求7所述的系统,其特征在于,于本系统中,在进行“链路中断模拟”时,由控制单元发送“断开链路”的指令给主交换FPGA芯片;在进行“链路不稳定模拟”时,由控制单元以一定间隔时间分别发送“断开”、及“重连”的指令给主交换FPGA芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210490166.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:逆变焊机IGBT尖峰电压保护装置
- 下一篇:一种低齿槽转矩磁通切换永磁电机