[发明专利]可扩展的片上网络有效
申请号: | 201210392549.0 | 申请日: | 2012-08-23 |
公开(公告)号: | CN103020009A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | M·哈兰德 | 申请(专利权)人: | 卡雷公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/40 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 吕晓章 |
地址: | 法国*** | 国省代码: | 法国;FR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扩展 网络 | ||
1.一种集成电路,包括:
排列成阵列的计算节点;
通过并行总线链接使得计算节点互连的环面拓扑片上网络;
在阵列的每一行或列的每一端子处的、被插入到两个计算节点之间的总线中的网络扩展单元,所述扩展单元具有建立两个相应的所述计算节点之间的所述总线的连续性的普通模式和将所述总线分成两个独立的总线片段的扩展模式;
一组并行/串行转换器,每个形成流出串行信道以在总线片段上并行存在的所述电路数据的第一外部端子上串行传送;
一组串行/并行转换器,每个形成流入串行信道以在所述电路的第二外部端子上总线片段数据串行到达后并行传送;以及
所述阵列同一边缘的所述扩展单元共有的负载均衡器,其被配置为在流出传送进行中的所述总线片段之间分配可用的流出串行信道。
2.如权利要求1所述的集成电路,其中所述电路的所述端子在普通模式中与位于所述行或列的所述末端处的计算节点之间的链接上的输入/输出接口连接。
3.如权利要求1所述的集成电路,其中所述负载均衡器被配置为在每个流出串行传送的首标中插入所述来源总线片段的标识符。
4.如权利要求3所述的集成电路,其中所述负载均衡器被配置为解析每个流入的串行传送首标,并将所述相应的串行信道切换到所述首标中所识别的所述总线片段。
5.如权利要求1所述的集成电路,其中所述串行信道通过分组传送数据,并且包括用于分组等待传送的队列,所述负载均衡器被配置为路由分组到具有最不满的队列的串行信道。
6.一种集成电路包括:
排列成阵列的计算节点;
使得所述计算节点互连的环面拓扑片上网络;以及
在所述阵列的每一行或列的每个末端处插入到两个计算节点之间的网络链接中的网络扩展单元,所述扩展单元具有:
建立所述两个相应计算节点之间的所述网络链接的连续性的普通模式,和
将所述网络链接分成可从所述集成电路外部访问的两个独立片段的扩展模式。
7.如权利要求6所述的集成电路,其中所述网络链接包括并行总线并且所述扩展单元包括,用于片段的:
并行/串行转换器,形成流出串行信道,用于在所述片段上并行存在的所述电路数据的第一外部端子上串行传送;以及
串行/并行转换器,形成流入串行信道,用于在所述集成电路的第二外部端子上所述片段数据串行到达后并行传送。
8.如权利要求6所述的集成电路,包括位于所述行或列的末端处的计算节点之间的所述链接中的输入/输出接口,并被配置为通过输入/输出端子与所述集成电路的外部进行通信,其中在扩展模式中所述扩展单元被配置为将所述输入/输出端子连接到所述片段。
9.如权利要求7所述的集成电路,包括所述阵列同一边缘的所述扩展单元共有的负载均衡器,其被配置为在流出传送进行中的所述片段之间分配可用的流出串行信道。
10.如权利要求9所述的集成电路,其中所述负载均衡器被配置为在每个流出串行传送的首标中插入所述来源片段的标识。
11.如权利要求10所述的集成电路,其中所述负载均衡器被配置为解析每个流入的串行传送的首标,并将所述相应的串行信道切换成所述首标中识别的所述片段。
12.如权利要求9所述的集成电路,其中所述串行信道在分组中传送数据,并且包括用于存储分组等待传送的分组的队列,所述负载均衡器被配置为路由分组到具有最不满的队列的串行信道。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于卡雷公司,未经卡雷公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210392549.0/1.html,转载请声明来源钻瓜专利网。