[发明专利]高清摄像方法、系统及其现场可编程逻辑门阵列无效
申请号: | 201210273302.7 | 申请日: | 2012-08-02 |
公开(公告)号: | CN102833552A | 公开(公告)日: | 2012-12-19 |
发明(设计)人: | 庄堉 | 申请(专利权)人: | 深圳市晟视科技有限公司 |
主分类号: | H04N9/04 | 分类号: | H04N9/04;H04N5/243 |
代理公司: | 深圳市世纪恒程知识产权代理事务所 44287 | 代理人: | 胡海国 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 摄像 方法 系统 及其 现场 可编程 逻辑 门阵列 | ||
1.一种基于现场可编程逻辑门阵列的高清摄像方法,其特征在于,包括步骤:
现场可编程逻辑门阵列FPGA输出驱动信号至感光元件,控制所述感光元件采集视频数据;
所述FPGA获取所述感光元件输出的视频数据,并存储至主存储器中;
所述FPGA从所述主存储器中读取所述视频数据,并对所述视频数据进行图像处理;
所述FPGA将处理后的视频数据输出至外部显示设备显示。
2.根据权利要求1所述的基于现场可编程逻辑门阵列的高清摄像方法,其特征在于,所述现场可编程逻辑门阵列FPGA输出驱动信号至感光元件,控制所述感光元件采集视频数据的步骤之前还包括:
所述FPGA从Flash存储器中读取程序文件,并加载所述程序文件。
3.根据权利要求2所述的基于现场可编程逻辑门阵列的高清摄像方法,其特征在于,所述FPGA对所述视频数据进行图像处理的步骤具体包括:
所述FPGA对所述视频数据进行图像降噪、彩色解码、颜色校正、自动曝光、自动白平衡和图像锐化处理。
4.根据权利要求3所述的基于现场可编程逻辑门阵列的高清摄像方法,其特征在于,所述FPGA将处理后的视频数据输出至外部显示设备显示的步骤具体包括:
所述FPGA将处理后的视频数据经数模转换器转换为模拟信号格式,并经视频图形阵列VGA接口输出至外部显示设备显示。
5.一种高清摄像系统的现场可编程逻辑门阵列,其特征在于,包括:
采集控制模块,用于输出驱动信号至感光元件,控制所述感光元件采集视频数据;
数据存储模块,用于获取所述感光元件输出的视频数据,并存储至主存储器中;
数据处理模块,用于从所述主存储器中读取所述视频数据,并对所述视频数据进行图像处理;
显示模块,用于将处理后的视频数据输出至外部显示设备显示。
6.根据权利要求5所述的高清摄像系统的现场可编程逻辑门阵列,其特征在于,还包括:
程序加载模块,用于从Flash存储器中读取程序文件,并加载所述程序文件。
7.根据权利要求6所述的高清摄像系统的现场可编程逻辑门阵列,其特征在于,所述数据处理模块具体用于,对所述视频数据进行图像降噪、彩色解码、颜色校正、自动曝光、自动白平衡和图像锐化处理。
8.根据权利要求7所述的高清摄像系统的现场可编程逻辑门阵列,其特征在于,所述显示模块具体用于,将处理后的视频数据经数模转换器转换为模拟信号格式,并经视频图形阵列VGA接口输出至外部显示设备显示。
9.一种基于现场可编程逻辑门阵列的高清摄像系统,其特征在于,与外部显示设备连接,包括感光元件、主存储器、Flash存储器、数模转换器、视频图形阵列VGA接口和如权利要求5至8任一项所述的现场可编程逻辑门阵列FPGA,所述FPGA的采集驱动控制端连接所述感光元件的控制端,所述FPGA的数据存储控制端连接所述主存储器的数据输入输出端,所述FPGA的程序加载端连接所述Flash存储器的程序输出端,所述FPGA的数据显示控制端连接所述数模转换器的数据输入端,所述数模转换器的数据输出端经视频图形阵列VGA接口连接所述外部显示设备的数据输入端。
10.根据权利要求9所述的基于现场可编程逻辑门阵列的高清摄像系统,其特征在于,还包括串口芯片,所述FPGA的通讯端经所述串口芯片连接外部通讯设备。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市晟视科技有限公司,未经深圳市晟视科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210273302.7/1.html,转载请声明来源钻瓜专利网。