[发明专利]实现LED恒流驱动器灰度等级可控的方法及恒流驱动器有效

专利信息
申请号: 201210215834.5 申请日: 2012-06-27
公开(公告)号: CN102708803A 公开(公告)日: 2012-10-03
发明(设计)人: 王巍;杨铿;黄展 申请(专利权)人: 重庆邮电大学
主分类号: G09G3/32 分类号: G09G3/32
代理公司: 北京同恒源知识产权代理有限公司 11275 代理人: 赵荣之
地址: 400065 *** 国省代码: 重庆;85
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 实现 led 驱动器 灰度 等级 可控 方法
【权利要求书】:

1.实现LED恒流驱动器灰度等级可控的方法,该恒流驱动器的数据传输是通过控制器和状态缓存器控制进入n位的移位寄存器的数据,当n位移位寄存器由n个数据填满后,控制器控制移位寄存器将其中寄存的n个数据并行传输进n位×n的数据缓存区,至此完成一次数据的传输,每个数据缓存器存储一位数据,本方法的特征在于:根据所需要的灰度等级,控制数据缓存器所能存储数据的位数,当需要m位灰度等级时(m<n),使m个数据缓存器中存储数据,通过清零使其余的(n-m)个数据存储器存储的数据为零,从而得到所要灰度等级的数据类型,所有的n个数据缓存器将数据并行传输至计数比较模块,生成为相应的占空比信号驱动输出。

2.根据权利要求1所述的实现LED恒流驱动器灰度等级可控的方法,其特征在于:所述清零是通过在缓存器外围增加选择复位模块,采用n个带有复位端的D触发器作为组成数据缓存区的数据缓存器,通过x根地址线对应(Y0,Y1,…,Yn)共n路输出端,其中2X=n,且Y0至Yn权重依次降低,通过控制(A0、A1、…,Ax)共x路地址线的地址输入,经选择复位模块得到相应的(Y0,Y1,…,Yn)共n路输出并将这n路输出与组成缓存器的D触发器的复位端相连,D触发器的复位端采用低有效,当Y为零时,将使该位对应的D触发器一直处于复位状态,对应的该触发器输出则一直为零,从而使需要的高权重位保持正常,而不需要的低权重位一直保持复位清零。

3.根据权利要求1所述的实现LED恒流驱动器灰度等级可控的方法,其特征在于:所述清零是在保持原有组成数据缓存区的数据缓存器不变的情况下,在缓存器外围增加选择复位模块,通过控制(A0、A1、…,Ax)共x路地址线的地址输入,经选择复位模块得到相应的(Y0,Y1,…,Yn)共n路输出,其中2X=n,且Y0至Yn权重依次降低,将n路Y输出与n个数据缓存器的输出端以一一配对的方式作为n/2个二输入与门的输入,将与门的输出结果输入到计数比较模块,当Y值为零时将使该位与对应的数据缓存器输出相与后的数据一直为零,对应到计数比较模块的数据则一直为零,从而使输入到计数比较模块内的数据为选择清零操作后的数据。

4.根据权利要求1所述的实现LED恒流驱动器灰度等级可控的方法,其特征在于:所述清零是采用n个带有复位端的D触发器作为组成数据缓存区的数据缓存器,将n位数据缓存器的n个D触发器复位端与复位信号R相连,复位信号R是与CLK协同工作的周期性变化的公共复位信号,需要的灰度等级位数为m时,将复位信号R的频率调节为相应的值,使每隔m个移位CLK信号后产生一个R的低电平脉冲信号使缓存器清零,而在移位数据时R信号一直保持为高电平,以使缓存器按照所需要的时序与频率进行整体复位,当新数据从高权重位移入后可以保证低权重为之前清零操作后的零数据,从而使输入到计数比较模块内的数据为选择清零操作后的数据。

5.根据权利要求1至4任一所述的实现LED恒流驱动器灰度等级可控的方法,其特征在于:所述n为16。

6.恒流驱动器,其特征在于:其实现灰度等级可控的方法为以下三种方法中的一种:

1)通过在缓存器外围增加选择复位模块,采用n个带有复位端的D触发器作为组成数据缓存区的数据缓存器,通过x根地址线对应(Y0,Y1,…,Yn)共n路输出端,其中2X=n,且Y0至Yn权重依次降低,通过控制(A0、A1、…,Ax)共x路地址线的地址输入,经选择复位模块得到相应的(Y0,Y1,…,Yn)共n路输出并将这n路输出与组成缓存器的D触发器的复位端相连,D触发器的复位端采用低有效,当Y为零时,将使该位对应的D触发器一直处于复位状态,对应的该触发器输出则一直为零,从而使需要的高权重位保持正常,而不需要的低权重位一直保持复位清零;

2)在保持原有组成数据缓存区的数据缓存器不变的情况下,在缓存器外围增加选择复位模块,通过控制(A0、A1、…,Ax)共x路地址线的地址输入,经选择复位模块得到相应的(Y0,Y1,…,Yn)共n路输出,其中2X=n,且Y0至Yn权重依次降低,将n路Y输出与n个数据缓存器的输出端以一一配对的方式作为n/2个二输入与门的输入,将与门的输出结果输入到计数比较模块,当Y值为零时将使该位与对应的数据缓存器输出相与后的数据一直为零,对应到计数比较模块的数据则一直为零,从而使输入到计数比较模块内的数据为选择清零操作后的数据;

3)采用n个带有复位端的D触发器作为组成数据缓存区的数据缓存器,将n位数据缓存器的n个D触发器复位端与复位信号R相连,复位信号R是与CLK协同工作的周期性变化的公共复位信号,需要的灰度等级位数为m时,将复位信号R的频率调节为相应的值,使每隔m个移位CLK信号后产生一个R的低电平脉冲信号使缓存器清零,而在移位数据时R信号一直保持为高电平,以使缓存器按照所需要的时序与频率进行整体复位,当新数据从高权重位移入后可以保证低权重为之前清零操作后的零数据,从而使输入到计数比较模块内的数据为选择清零操作后的数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210215834.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top