[发明专利]一种像素驱动电路及其驱动方法、阵列基板和显示装置有效
申请号: | 201210145708.7 | 申请日: | 2012-05-10 |
公开(公告)号: | CN102708819A | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 杨盛际;吴俊纬;王海生;刘英明 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G02F1/133;G02F1/1368;H01L27/32;H01L27/12 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100176 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 像素 驱动 电路 及其 方法 阵列 显示装置 | ||
1.一种像素驱动电路,其特征在于,包括数据线、第一扫描线、信号控制线、发光器件、存储电容、驱动晶体管和四个开关晶体管;
第一开关晶体管的栅极连接所述信号控制线,所述第一开关晶体管的源极连接第一电平端,所述第一开关晶体管的漏极连接所述存储电容的第一极;
第二开关晶体管的栅极连接所述第一扫描线,所述第二开关晶体管的源极连接低电平,所述第二开关晶体管的漏极连接所述存储电容的第二极;
第三开关晶体管的栅极连接所述第一扫描线,所述第三开关晶体管的源极连接所述存储电容的第二极;
第四开关晶体管,所述第四开关晶体管的栅极连接所述第一扫描线,所述第四开关晶体管的源极连接所述数据线,所述第四晶体管的漏极连接所述第三晶体管的漏极;
所述驱动晶体管的栅极连接所述第四开关晶体管的漏极,所述驱动晶体管的源极连接所述存储电容的第一极;
所述发光器件的一极连接所述驱动晶体管的漏极,所述发光器件的另一极连接第二电平端。
2.根据权利要求1所述的像素驱动电路,其特征在于,还包括:第二扫描线和第五开关晶体管,
所述第五开关晶体管的栅极连接所述第二扫描线,所述第五晶体管的源极连接所述驱动晶体管的漏极,所述第五开关晶体管的漏极连接所述发光器件的一极;
所述发光器件的另一极连接第二电平端。
3.根据权利要求1或2所述电路,其特征在于,所述第一开关晶体管、所述第三开关晶体管为″N″型开关晶体管;
所述第二开关晶体管、所述第四开关晶体管、所述驱动晶体管为″为″P″型开关晶体管。
4.根据权利要求1或2所述的电路,其特征在于,所述第一开关晶体管、所述第三开关晶体管和所述驱动晶体管为″P″型开关晶体管;
所述第二开关晶体管、所述第四开关晶体管为″N″型开关晶体管。
5.一种像素驱动电路的驱动方法,其特征在于,包括:
在第一阶段,第一开关晶体管、第二开关晶体管、第四开关晶体管导通,第三开关晶体管截止,第一电平端向存储电容充电;
在第二阶段,所述第二开关晶体管、第四开关晶体管导通,所述第一开关晶体管、第三开关晶体管截止,所述存储电容放电直至所述驱动晶体管的栅极和源极的电压差等于所述驱动晶体管的阈值电压;
在第三阶段,所述第一开关晶体管、第三开关晶体管导通,所述第二开关晶体管和第四开关晶体管截止,所述第一电平端和第二电平端向发光器件施加导通信号。
6.根据权利要求5所述的方法,其特征在于,在所述第一阶段至所述第三阶段,所述第五开关晶体管均处于导通状态。
7.根据权利要求6所述的方法,其特征在于,在所述第一阶段开始之前所述第五开关晶体管提前导通。
8.一种阵列基板,其特征在于,包括:
权利要求1~4所述的任一像素驱动电路。
9.一种显示装置,包括:
权利要求8所述的阵列基板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210145708.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:薄卷材放卷机
- 下一篇:一种新型纳米高取代度低粘度阳离子淀粉的制备方法