[发明专利]多阶取样保持电路有效
申请号: | 201210004416.1 | 申请日: | 2012-01-04 |
公开(公告)号: | CN103138762A | 公开(公告)日: | 2013-06-05 |
发明(设计)人: | 张钦富;林光辉 | 申请(专利权)人: | 禾瑞亚科技股份有限公司 |
主分类号: | H03M1/54 | 分类号: | H03M1/54;G06F3/041 |
代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾台北市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 取样 保持 电路 | ||
技术领域
本发明涉及一种取样保持电路,特别是涉及一种降低取样过饱和的多阶取样保持电路。
背景技术
现有习知的触控面板的取样保持电路可能会因为瞬间噪声太大而过饱和,这瞬间噪声可能是来自电源、传导物质的触碰或接近面板的人体等等,因而造成取样保持电路所取样保持的数值与触控面板感测器的感测值有所差距。换句话说,取样保持电路必须舍弃此次所取样保持的数值,然后重新对触控面板感测器的感测值再进行一次取样保持操作,如此,不仅增加取样保持电路的动作时间,并且再一次的取样保持操作亦有可能无法量测得到原本触控面板感测器的感测值(例如:假设取样保持电路在前一次已经取样量测得到触控面板感测器的40%感测值,但是因为瞬间噪声导致过饱和而舍弃,则取样保持电路在此次的取样量测就仅能得到触控面板感测器剩余的60%感测值)。
由此可见,上述现有的取样保持电路在结构与使用上,显然仍存在有不便与缺陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一般产品又没有适切结构能够解决上述问题,此显然是相关业者急欲解决的问题。因此如何能创设一种新型的多阶取样保持电路,其可以改进习知取样保持电路因为瞬间噪声而产生过饱和的问题实属当前重要研发课题之一,亦成为当前业界极需改进的目标。
发明内容
本发明的目的在于,提供一种新型的多阶取样保持电路,利用多次小时段对一感测信号进行取样保持操作,藉此降低瞬间噪声对整体取样保持的影响。
本发明的另一目的在于,提供一种新型的多阶取样保持电路,利用多阶取样保持电路的操作以降低整体取样保持操作过饱和的问题。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种多阶取样保持电路,其用以降低瞬间噪声所导致的取样过饱和问题,该多阶取样保持电路包括:一第一取样保持电路,分次取样一感测器的一感测信号并累加成为一第一取样信号,且在一第一设定时间输出该第一取样信号;以及一第二取样保持电路,接收该第一取样保持电路所输出的多个该第一取样信号并加总成为一第二取样信号,且在一第二设定时间输出该第二取样信号。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的多阶取样保持电路,其中该第一取样保持电路包括一第一积分电路及至少一第一充电开关,其中该至少一第一充电开关是用以控制该第一积分电路对该感测器的该感测信号分次取样的速度。
前述的多阶取样保持电路,其中该至少一第一充电开关是用以控制该第一积分电路在该第一设定时间内对该感测器的该感测信号分次取样的次数。
前述的多阶取样保持电路,其中该第二取样保持电路包括一第二积分电路及至少一第二充电开关,其中该至少一第二充电开关是用以控制该第一设定时间的长短。
前述的多阶取样保持电路,其中该至少一第二充电开关是用以控制该第二积分电路在该第二设定时间内对该些该第一取样信号接收的数量。
前述的多阶取样保持电路,其更包括至少一输出开关,该至少一输出开关用以控制该第二设定时间的长短。
前述的多阶取样保持电路,其中该感测器包括一触控面板的一导线。
本发明的目的及解决其技术问题还采用以下技术方案来实现。依据本发明提出的一种多阶取样保持电路,包括:一第一运算放大器,具有一第一输入、一第二输入及一第一输出,其中该第一输入电性耦合一取样输入且该第二输入电性耦合一参考电压;一第一电容,具有一第一端及一第二端,其中该第一端经一第一开关电性耦合该第一输入,该第二端经一第二开关电性耦合该第一输出,且该第二端更经由一第三开关电性耦合该参考电压,该第一端更电性耦合一第四开关的一端;一第二运算放大器,具有一第三输入、一第四输入及一第二输出,其中该第三输入电性耦合该第四开关的另一端且该第四输入电性耦合该参考电压;以及一第二电容,具有一第三端及一第四端,其中该第三端经一第五开关电性耦合该第三输入,该第四端经一第六开关电性耦合该第二输出,且该第三端更经由一第七开关电性耦合该参考电压,该第四端更经由一第八开关电性耦合一取样输出。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的多阶取样保持电路,其更包括一第九开关与该第一电容并联。
前述的多阶取样保持电路,其更包括一第十开关串联于该取样输入与该第二输入之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于禾瑞亚科技股份有限公司,未经禾瑞亚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210004416.1/2.html,转载请声明来源钻瓜专利网。