[发明专利]嵌入式系统中逻辑信号的延时处理方法无效
申请号: | 201110453160.8 | 申请日: | 2011-12-30 |
公开(公告)号: | CN102541643A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 高浩;沈辉忠;王鹏 | 申请(专利权)人: | 上海新时达电气股份有限公司 |
主分类号: | G06F9/46 | 分类号: | G06F9/46 |
代理公司: | 上海华祺知识产权代理事务所 31247 | 代理人: | 左一平 |
地址: | 201801 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 嵌入式 系统 逻辑 信号 延时 处理 方法 | ||
1.一种嵌入式系统中逻辑信号的延时处理方法,其特征在于,包括以下步骤:
建立一信号处理函数,将定时器变量、边沿触发条件及延时时间作为该信号处理函数的三个局部输入变量,将该信号处理函数的输出变量作为输出逻辑信号;
由主函数调用该建立的信号处理函数,该主函数将逻辑信号作为边沿触发条件变量传送给信号处理函数,同时将要延时的延时时间变量传送给信号处理函数,通过该信号处理函数的信号处理,延时输出由边沿触发条件触发的输出逻辑信号。
2.如权利要求1所述的延时处理方法,其特征在于,该信号处理函数的信号处理包括以下步骤:
判断输入的逻辑信号是否满足边沿触发条件;
如果满足,则定时器变量开始计数;若不满足,定时器变量清零;
判断定时器变量的计数值是否达到延时时间,若未达到该延时时间,该信号处理函数输出的逻辑信号的逻辑值为输入逻辑信号在触发前的逻辑值;若达到该延时时间,该信号处理函数输出的逻辑信号的逻辑值与输入逻辑信号在触发前的逻辑值相反;一旦输入的逻辑信号不满足边沿触发条件,该信号处理函数输出的逻辑信号的逻辑值又变为输入逻辑信号在触发前的逻辑值。
3.如权利要求1或2所述的延时处理方法,其特征在于,所述的边沿触发条件为输入逻辑信号上升沿触发。
4.如权利要求1或2所述的延时处理方法,其特征在于,所述的边沿触发条件为输入逻辑信号下降沿触发。
5.如权利要求1所述的延时处理方法,其特征在于,在建立信号处理函数前,对每个输入的逻辑信号分别用一数据类型来定义一定时器变量。
6.如权利要求5所述的延时处理方法,其特征在于,所述的数据类型为无符号型整型变量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海新时达电气股份有限公司,未经上海新时达电气股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110453160.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:网页导航页面和网页的显示方法及移动通信终端
- 下一篇:投影机及齿轮模块