[发明专利]数据传输装置、存储器控制装置和存储器系统无效
申请号: | 201110378056.7 | 申请日: | 2011-11-24 |
公开(公告)号: | CN102568603A | 公开(公告)日: | 2012-07-11 |
发明(设计)人: | 越山润一 | 申请(专利权)人: | 索尼公司 |
主分类号: | G11C29/42 | 分类号: | G11C29/42;G11C16/26 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 陈桂香;武玉琴 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 装置 存储器 控制 系统 | ||
相关申请的交叉参考
本申请包含与2010年12月17日向日本专利局提交的日本在先专利申请JP 2010-281566的公开内容相关的主题,在这里将该在先申请的全部内容以引用的方式并入本文。
技术领域
本发明涉及能够存取非易失性存储器等并具有错误校正功能的数据传输装置、存储器控制装置和存储器系统。
背景技术
为了增加写入到存储器的数据的可靠性,使用图16所示的错误校正码(ECC)。
特别是,在非易失性存储器中,如果在写入数据之后重复读取该数据或存储时间增加,则由于位损毁的原因,存储的数据可能劣化,或者不能读取正确的数据。
为此,用于控制非易失性存储器的存储器控制器在写入数据的同时将错误校正码(ECC)添加到写入数据,并在读取时进行错误检测和校正,由此提高数据可靠性。
同时,如果在读取数据中出现错误,则错误的校正过程需要一定的时段,从而在校正完成之前难以从存储器控制器向外部输出数据,因而延迟了数据的输出。
在这种情况下,如果存在随后的数据,则等待数据的输出。于是,数据读取性能降低。
随着作为一类非易失性存储器的NAND闪速存储器在制造过程中逐年小型化,其数据可靠性下降。因此,存储器控制器需要具有更高校正能力的错误校正电路。
然而,如图17所示,由于更高的错误校正能力或用于应用ECC的更大数据单位的原因,用于错误校正过程的时间增加。当在读取数据中出现错误时,进一步降低了数据读取性能。
日本未审查专利申请公开公报No.2000-57063披露了一种用于改善读取数据的性能的技术,在该技术中,设置多个缓冲器RAM,在进行错误校正的同时将下一数据读取到空的缓冲器。
然而,在上述技术中,以从存储器读取的数据的顺序进行错误校正,并将数据传输到主机系统装置。因此,如果出现错误校正,则到主机系统的数据传输不可避免地受到延迟。
发明内容
鉴于以上问题,本发明期望提供一种即使在进行错误校正时仍能够降低数据传输延迟时间和传输数据所需时间的数据传输装置、存储器控制装置和存储器系统。
根据本发明的实施例,提供了一种数据传输装置,所述数据传输装置包括:第二存储器装置,其存储从第一存储器装置传输的数据,所述第一存储器装置存储附有错误校正码的数据;错误检测单元,其使用校正之前的数据和所述错误校正码来检测错误;错误校正单元,其基于来自所述错误检测单元的错误信息和错误检测信号获得错误位置,并基于错误位置信息和所述第二存储器装置的写入有含有错误的数据的地址来校正错误数据;数据信息存储区域,其包括多个区域,所述多个区域用于存储作为数据传输源的所述第一存储器装置的第一存储器地址、作为数据传输目的地的所述第二存储器装置的第二存储器地址、用于表示是否在传输数据中检测到错误的错误信号和用于表示所述第二存储器装置中存储的数据在完成所述错误校正之后是否有效的有效信号;以及控制单元,其输出第二存储器有效地址,所述第二存储器有效地址是所述第二存储器装置存储的数据中有效数据的存储器地址,所述控制单元从所述第二存储器装置的所述第二存储器有效地址读取数据,并且所述控制单元传输所读取的数据和所述第一存储器装置的与所述第二存储器有效地址相对应的地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110378056.7/2.html,转载请声明来源钻瓜专利网。