[发明专利]增益控制电路及方法有效
申请号: | 201110066145.8 | 申请日: | 2011-03-18 |
公开(公告)号: | CN102186234A | 公开(公告)日: | 2011-09-14 |
发明(设计)人: | 潘辉 | 申请(专利权)人: | 上海华为技术有限公司 |
主分类号: | H04W52/52 | 分类号: | H04W52/52 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 彭愿洁;李文红 |
地址: | 200121 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 增益 控制电路 方法 | ||
技术领域
本发明涉及通信技术领域,尤其涉及增益控制电路及方法。
背景技术
移动通信信道是一种复杂的通信信道,其具有快衰落、慢衰落和多径叠加等特点,衰落深度可达到几十dB。这种衰落导致接收信号具有很大的功率变化范围,恶化系统的解调性能。
移动通信信道中通常使用DAGC(Digital Automatic Gain Control,数字增益控制),调整输入数字信号的功率,使得输入信号强度变化时,输出信号的强度可以基本保持不变,并对输出信号进行限幅处理,以降低后续基带信号处理算法的实现负担,增加其实现精度,减少实现位宽。通常DAGC模块包括瞬时功率计算单元、环路滤波器和增益累加器。上述各个单元相互配合,根据对输出信号功率的统计量和参考功率门限的差量,来决定调整增益值的变化量,将数字域功率稳定在一个参考水平。
但是,上述方法中由于功率检测的波动性和滞后性,会存在累计效应,因此,会导致增益累加值超出数字位宽能够表示的增益范围,从而导致增益溢出,将超出位宽范围的增益累加值作用到电路中,会使电路的收敛速率非常缓慢。
发明内容
有鉴于此,本发明提供一种增益控制电路及方法,其具体方案如下:
一种数字增益控制电路DAGC,包括:瞬时功率计算器、环路滤波器、增益累加器和增益累加值处理模块,其中:
所述瞬时功率计算器,用于计算DAGC输出端的瞬时输出功率,并将所述瞬时输出功率输入至所述环路滤波器;
所述环路滤波器,用于对所述瞬时输出功率进行滤波,并将滤波后的瞬时输出功率输入至所述增益累加器;
所述增益累加器,用于根据所述滤波后的瞬时输出功率计算当前的增益累加值,并将所述增益累加值输入至所述增益累加值处理模块;
所述增益累加值处理模块,用于接收所述增益累加值,如果所述增益累加值超出预设增益范围,对表示所述增益累加值的比特位进行按位取反加预设值得到处理后的增益累加值,将所述处理后的增益累加值作为增益应用值输出至所述DAGC的输入端,以便于所述输入端对输入信号进行增益调整,其中,所述预设值用于将所述增益累加值调整到所述预设增益范围内。
一种增益控制方法,应用于数字增益控制电路DAGC中,该方法包括:
增益累加值处理模块从DAGC电路增益累加器中接收所述增益累加器计算的当前增益累加值;
如果所述增益累加值超出预设增益范围,对表示所述增益累加值的比特位进行按位取反加预设值得到处理后的增益累加值,将所述处理后的增益累加值作为增益应用值,其中,所述预设值用于将所述增益累加值调整到所述预设增益范围内;
输出所述增益应用值至所述DAGC的输入端,以便于所述输入端对输入信号进行增益调整。
从上述的技术方案可以看出,本发明实施例公开的DAGC电路中,当增益累加值超出预设增益范围时,对表示增益累加值的比特位进行按位取反加预设值处理,避免造成由于增益应用值的过大或过小,导致的DAGC电路发生震荡,影响DAGC的收敛速率的现象发生,保证了DAGC的工作稳定性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例公开的一种DAGC的结构示意图;
图2为本发明实施例公开的又一DAGC的结构示意图;
图3为本发明实施例公开的又一DAGC的结构示意图;
图4为本发明实施例公开的增益累加值处理模块的结构示意图;
图5为本发明实施例公开的一种溢出处理单元的结构示意图;
图6为本发明实施例公开的处理方法的流程示意图;
图7为本发明实施例公开的又一处理方法流程示意图;
图8为本发明实施例公开的又一处理方法流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种DAGC电路,其结构如图1所示,包括:瞬时功率计算器11、环路滤波器12、增益累加器13和增益累加值处理模块14。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华为技术有限公司,未经上海华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110066145.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:风湿保健酒
- 下一篇:全球移动通信系统无线网络利用率的获取方法