[实用新型]总线控制的复位电路有效
| 申请号: | 201020627421.4 | 申请日: | 2010-11-24 |
| 公开(公告)号: | CN201860339U | 公开(公告)日: | 2011-06-08 |
| 发明(设计)人: | 李刚;郝晓军;王博 | 申请(专利权)人: | 汉柏科技有限公司 |
| 主分类号: | H04L12/24 | 分类号: | H04L12/24;G06F1/24 |
| 代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 王莹 |
| 地址: | 300384 天津市华*** | 国省代码: | 天津;12 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 总线 控制 复位 电路 | ||
技术领域
本实用新型涉及电信网络技术领域,特别涉及一种总线控制的复位电路。
背景技术
随着现代电信网络的飞速发展,单板在网络中的应用越来越广泛。网络的各种功能一般由不同的单板来承载,每个单板对网络的支持都至关重要。在网络中,对单板一般会有保护措施,如冗余备份、复位等等。特别是复位,是单板维护中必不可少的措施,一般的单板处理系统中都设计有复位逻辑,通过复位逻辑来完成单板的复位。现有复位多为直接驱动(一驱一或一驱多)或Buffer等来实现。单板上所有的芯片可以实现一起复位,但不能实现单一芯片的复位。而且实现成本比较高。
实用新型内容
(一)要解决的技术问题
本实用新型要解决的技术问题是如何实现单板上芯片的单独复位。
(二)技术方案
为解决上述技术问题,本实用新型提供了一种总线控制的复位电路,包括:
I2C/SMBUS主设备,与所述I2C/SMBUS主设备连接的I2C/SMBUS扩展I/O芯片,与所述I2C/SMBUS扩展I/O芯片连接的若干个被复位芯片。
其中,所述I2C/SMBUS主设备通过I2C总线与I2C/SMBUS扩展I/O芯片连接。
所述I2C/SMBUS主设备通过SMBUS总线与I2C/SMBUS扩展I/O芯片连接。
所述I2C/SMBUS扩展I/O芯片的I/O引脚与被复位芯片的复位引脚连接。
所述被复位芯片包括网卡芯片、交换芯片、物理层(PHY)芯片以及虚拟专用网络(Virtual Private Network,VPN)加解密芯片等。
(三)有益效果
上述技术方案具有如下有益效果:本实用新型提供的总线控制的复位电路能够实现对单板上每个芯片的单独复位,而且降低了成本,节省了印制电路板(Printed Circuit Board,PCB)的面积。
附图说明
图1是本实用新型实施例的总线控制的复位电路结构示意图。
其中,1:I2C/SMBUS主设备;2:I2C/SMBUS扩展I/O芯片;3:被复位芯片。
具体实施方式
下面结合附图和实施例,对本实用新型的具体实施方式作进一步详细描述。以下实施例用于说明本实用新型,但不用来限制本实用新型的范围。
如图1所示,为本实用新型实施例的总线控制的复位电路的电路图,
包括:I2C/SMBUS主设备(Master)1,通过I2C或SMBUS总线与I2C/SMBUS主设备1连接的I2C/SMBUS扩展I/O芯片2,若干个被复位芯片3,其复位引脚与I2C/SMBUS扩展I/O芯片2的I/O引脚相连接。
其中,被复位芯片3可以包括:网卡芯片、交换芯片、等等任何需要被复位的芯片。
本实用新型提供的总线控制的复位电路的工作原理是:
I2C/SMBUS主设备1通过I2C或SMBUS总线对I2C/SMBUS扩展I/O芯片2内的寄存器进行控制,该寄存器控制I2C/SMBUS扩展I/O芯片2的扩展引脚,向需要复位的被复位芯片3上发出信号,使被复位芯片3的复位引脚上出现所需电平(高电平或者低电平),维持一段时间(毫秒级)后,变成相反的电平(低电平或者高电平),从而实现对每个被复位芯片3的单独复位。
由以上实施例可以看出,本实用新型提供的总线控制的复位电路不仅能够实现对单板上每个芯片的单独复位,而且降低了成本,节省了PCB的面积。
以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型技术原理的前提下,还可以做出若干改进和变型,这些改进和变型也应视为本实用新型的保护范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于汉柏科技有限公司,未经汉柏科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020627421.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:箱式无功补偿专用成套装置
- 下一篇:机型识别模组





