[发明专利]一种字节内比特数据混洗的方法无效

专利信息
申请号: 201010174363.9 申请日: 2010-05-18
公开(公告)号: CN102253824A 公开(公告)日: 2011-11-23
发明(设计)人: 胡玉乐;王艳艳 申请(专利权)人: 江苏芯动神州科技有限公司
主分类号: G06F9/30 分类号: G06F9/30;G06F9/38
代理公司: 暂无信息 代理人: 暂无信息
地址: 215634 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 字节 比特 数据 方法
【说明书】:

技术领域

发明涉及微处理器技术领域,尤其涉及一种字节内比特数据混洗的方法。

背景技术

计算机系统已在当今社会中变得日益普遍,在过去10年的时间里,媒体应用驱动着微处理器的发展。事实上,近些年的多数计算升级都是由媒体应用驱动的,这些升级主要出现在消费者方面,尽管在用于娱乐增强教育和通信用途的企业方面也看到了显著的进步。然而未来的媒体将需要更高的计算要求,今后的个人计算体验在视听效果方面将更加丰富且更易于使用,更重要地是将计算将与通信合并在一起,因此用户通常期望和需要他们计算机的性能越来越高,因此处理器的数据并行处理变的尤其重要,对快速混洗的要求也越来越高。

随着通信技术的发展,快速字节内的比特间数据混洗应用越来越多。但目前并没有字节内混洗操作的技术方案。

发明内容

本发明的目的在于提出一种字节内比特数据混洗的方法,能够支持多个源的字节内比特数据混洗操作,从而提高处理器的执行速度。

为达此目的,本发明采用以下技术方案:

一种字节内比特数据混洗的方法,包括以下步骤:

A、将待混洗比特数据存储进不少于2个源寄存器;

B、将与配置寄存器能够存储的数据个数一样数量的待混洗比特数据所在的位置数存储进配置寄存器;

C、逐个根据配置寄存器中的位置数对不少于2个源寄存器中的比特数据进行混洗,如果位置数的高位为1,则将位置数对应的目的寄存器中位置处比特数据清零,如果位置数的高位为0,并且位置数大于或等于预设值,则位置数对应的目的寄存器中位置处比特数据保持不变,如果位置数的高位为0,并且位置数大于或者等于零,且小于预设值,则将位置数对应的目的寄存器中位置处比特数据改为位置数对应的源寄存器中位置处比特数据。

配置寄存器是矢量寄存器,源寄存器和目的寄存器是标量寄存器。

配置寄存器是256位寄存器,能够存储32个8比特的数据,源寄存器和目的寄存器是32位寄存器,能够存储32个1比特的数据。

预设值是0x3F。

采用了本发明的技术方案,能够支持对一个源或者多个源混洗,支持多源混洗操作可减少多源数据重排应用中所需要的指令数量,提高处理器的执行速度,并且支持对目的寄存器中的部分数据进行保持、清零,而其他部分正常的接收混洗的数据,源寄存器中的数据保持不变。

附图说明

图1是本发明具体实施方式中字节内比特数据混洗操作的示意图。

具体实施方式

下面结合附图并通过具体实施方式来进一步说明本发明的技术方案。

图1是本发明具体实施方式中字节内比特数据混洗操作的示意图。如图1所示,配置寄存器VR16是256位矢量寄存器,能够存储32个8比特的数据,两个源寄存器Rm和Rn和目的寄存器Rd是32位标量寄存器,能够存储32个1比特的数据。

首先,将待混洗比特数据存储进两个源寄存器Rm和Rn中,两个源寄存器Rm和Rn的数据合并在一起统一排序,位置用8比特数据表示。

其次,从两个源寄存器Rm和Rn的64个1比特待混洗数据中,选取与配置寄存器VR16能够存储的数据个数一样数量,即32个的待混洗比特数据在源寄存器中的位置数存储进配置寄存器VR16中,这32个的待混洗数据可以是重复选取的。

再次,逐个根据配置寄存器VR16中的位置数对源寄存器中的数据进行混洗,规则如下:

如果位置数的最高位为1,则将位置数对应的目的寄存器中位置处比特数据清零。比如配置寄存器VR16中存储的最后一个数据除最高位外的数据值无论是何值,如果该数据的最高位为1,则将目的寄存器Rd的最后一个数据中的比特数据清零。

如果位置数的最高位为0,并且除最高位外的数据值大于或等于预设值0x3F,则对应的目的寄存器中位置处比特数据保持不变。比如配置寄存器VR16中存储的第10个数据最高位为0,除最高位外的数据值是4E,4E就是指向源寄存器的位置数,并且大于或等于预设值0x3F,则将目的寄存器Rd的第10个位置中的比特数据保持不变。

如果位置数的高位为0,并且位置数大于或者等于零,且小于预设值0x3F,则将位置数对应的目的寄存器中位置处比特数据改为位置数对应的源寄存器中位置处比特数据。比如配置寄存器VR16中存储的第4个数据是3,3就是指向源寄存器的位置数,3的高位为0,并且大于零且小于预设值0x3F,则将目的寄存器Rd的第3个位置中的比特数据改为从源存储器Rm的第4个位置中取出的比特数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏芯动神州科技有限公司,未经江苏芯动神州科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010174363.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top