[发明专利]集成电路的频率设定电路及方法有效
| 申请号: | 201010163047.1 | 申请日: | 2010-05-05 |
| 公开(公告)号: | CN102237873A | 公开(公告)日: | 2011-11-09 |
| 发明(设计)人: | 吕绍鸿;陈曜洲 | 申请(专利权)人: | 立锜科技股份有限公司 |
| 主分类号: | H03L7/099 | 分类号: | H03L7/099;H03K3/0231 |
| 代理公司: | 北京中伟智信专利商标代理事务所 11325 | 代理人: | 张岱 |
| 地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 集成电路 频率 设定 电路 方法 | ||
技术领域
本发明涉及一种集成电路的频率设定电路及方法,特别是关于一种使用数字电路实现的频率设定电路及方法。
背景技术
现有的集成电路的频率设定电路及方法,如图1所示,集成电路10具有接脚RT供连接外部的电阻RRT,频率设定电路12根据电阻RRT的电阻值决定频率设定信号Iosc,振荡器14根据频率设定信号Iosc决定时钟CLK的频率
Fclk=k1×Iosc, 公式1
其中k1为比例系数。频率设定电路12包括运算放大器16、晶体管M1以及由晶体管M2及M3组成的电流镜18。运算放大器16及晶体管M1与电阻RRT组成电压电流转换器,将电压Vref转换为电流
IRT=Vref/RRT, 公式2
电流镜18镜射电流IRT产生频率设定信号
Iosc=N×IRT, 公式3
其中N为晶体管M2及M3的尺寸比。将公式2及公式3代入公式1可得
Fclk=k1×N×Vref/RRT, 公式4
因此,频率Fclk与电阻值RRT具有反比关系,其关系曲线如图2所示。
在图1所示的这类设计中,要从集成电路10的外部设定时钟CLK的频率Fclk,需要一支接脚RT,而且要维持设定的频率Fclk需要持续使用接脚RT。随着集成电路的功能的增加,其接脚越来越不敷使用,特别是低接脚数的集成电路,因此有越来越多让多项功能共享一支接脚的技术被提出来,例如美国专利号7,196,589使用一支接脚实现频率设定及频率同步。
发明内容
本发明的目的在于提出一种使用数字电路实现应用于集成电路的频率设定电路及方法,以与其他功能共享一支接脚。
根据本发明,一种集成电路的频率设定电路,该集成电路包含振荡器提供时钟并根据频率设定信号决定该时钟的频率,该频率设定电路包括:
模拟数字转换器,连接该集成电路的接脚,侦测该接脚上的第一电压产生第一数字信号;
储存单元,连接该模拟数字转换器,根据该第一数字信号决定第二数字信号,并且储存该第二数字信号;以及
数字模拟转换器,连接该储存单元,根据该第二数字信号产生该频率设定信号。
根据本发明,一种集成电路的频率设定方法,该集成电路包含振动器提供时钟并根据频率设定信号决定该时钟的频率,该频率设定方法包括:
(a)侦测该集成电路的一接脚上频率设定组件的值以决定第二数字信号;
(b)储存该第二数字信号;以及
(c)根据该第二数字信号决定该频率设定信号。
本发明的频率设定电路由数字电路组成,因此可储存该频率设定信号,在完成频率设定后,该频率设定电路可以根据其储存的该频率设定信号控制频率的频率,无需持续侦测该接脚,故在完成频率设定后,该接脚可以用来实现其它功能。
附图说明
图1是现有的频率设定电路;
图2是图1中时钟CLK的频率Fclk与电阻RRT之间的关系曲线;
图3是应用本发明的电源集成电路;
图4用以说图3中频率设定电路的操作;
图5是图3中ADC、储存单元以DAC的第一实施例;
图6是图5中时钟CLK的频率Fclk与电阻RRT之间的关系曲线;以及
图7是图3中ADC、储存单元以DAC的第二实施例。
具体实施方式
下面结合说明书附图对本发明的具体实施方式做详细描述。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于立锜科技股份有限公司,未经立锜科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010163047.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:薄型振动板及具该振动板的喇叭单元
- 下一篇:一种有缺口形安装孔位的扬声器音盆





