[发明专利]一种联合数字下变频和频偏校正电路及其实现方法有效

专利信息
申请号: 201010130730.5 申请日: 2010-03-23
公开(公告)号: CN102201824A 公开(公告)日: 2011-09-28
发明(设计)人: 刘鹏 申请(专利权)人: 上海华虹集成电路有限责任公司
主分类号: H04B1/12 分类号: H04B1/12;H04B1/16;H04L25/03
代理公司: 上海东创专利代理事务所(普通合伙) 31245 代理人: 曹立维
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 联合 数字 变频 校正 电路 及其 实现 方法
【权利要求书】:

1.一种联合数字下变频和频偏校正电路,由希尔伯特变换模块、频率累加模块、D触发器、Sin&Cos查表模块以及频率搬移模块构成。

2.如权利要求1所述的一种联合数字下变频和频偏校正电路,其特征在于:所述希尔伯特变化模块的输入为接收到的中频实数信号,其输出为包含实部和虚部的复数信号。

3.如权利要求1所述的一种联合数字下变频和频偏校正电路,其特征在于:所述频率累加装置的输入为频偏估计模块反馈的频偏估计结果以及以及系统当前设置的信号中频频率。

4.如权利要求1所述的一种联合数字下变频和频偏校正电路,其特征在于:所述D触发器所预先设置的频率累加器的初值为接收机的中频频率。

5.如权利要求1所述的一种联合数字下变频和频偏校正电路的实现方法,包含以下实现步骤:

(1)接收信号进入解调器的DDC和FOC联合校正模块后,数字中频信号进入希尔伯特变换模块,将一路实数信号变为两路的IQ复数信号;

(2)快速傅立叶变换FFT之后的频偏估计模块反馈回来的频偏估计结果进入频率累加模块,和预设的中频频率进行频偏累加,累加后得到的频率之和进入Sin&Cos查表模块;

(3)使用输入的频率和进行运算得到查表的地址,以此地址进行查表分别得到当前频率和对应的Sin和Cos结果;

(4)希尔伯特变换模块输出的IQ两路信号和Sin&Cos查表模块输出的Sin&Cos结果都进入频率搬移模块,IQ复数信号和Sin&Cos结果进行复数相乘,最终得到数字下变频和频偏校正处理之后的信号。

6.如权利要求1或1所述的一种联合数字下变频和频偏校正电路及实现方法,其特征在于:所述信号的帧体为符合CMMB标准的多载波信号帧信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010130730.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top