[发明专利]液晶显示器栅极驱动装置有效
申请号: | 200910081003.1 | 申请日: | 2009-03-27 |
公开(公告)号: | CN101847377A | 公开(公告)日: | 2010-09-29 |
发明(设计)人: | 商广良 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 100176 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 液晶显示器 栅极 驱动 装置 | ||
1.一种液晶显示器栅极驱动装置,包括多级移位寄存器单元和多条时钟信号线,所述多条时钟信号线均与所述多级移位寄存器单元连接,用于使所述多级移位寄存器单元产生栅极驱动信号,每级移位寄存器单元均包括信号输出端,其特征在于,前级移位寄存器单元的信号输出端与后级移位寄存器单元的信号输出端分别连接第一释放电路模块,所述第一释放电路模块用于使所述前级移位寄存器单元的信号输出端输出的高电平信号的电荷释放到所述后级移位寄存器单元的信号输出端。
2.根据权利要求1所述的装置,其特征在于,所述第一释放电路模块包括第一薄膜晶体管和第二薄膜晶体管;
所述第一薄膜晶体管的栅极和漏极均与所述前级移位寄存器单元的信号输出端连接;
所述第二薄膜晶体管的漏极与所述第一薄膜晶体管的源极连接,所述第二薄膜晶体管的源极与所述后级移位寄存器单元的信号输出端连接;所述第二薄膜晶体管的栅极与所述多条时钟信号线中的一条连接。
3.根据权利要求2所述的装置,其特征在于,所述多条时钟信号线具体包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线中输入的时钟信号和所述第二时钟信号线中输入的时钟信号互为反相信号;
对于第奇数级移位寄存器单元,所述第二薄膜晶体管的栅极与所述第二时钟信号线连接,对于第偶数级移位寄存器单元,所述第二薄膜晶体管的栅极与所述第一时钟信号线连接。
4.根据权利要求3所述的装置,其特征在于,还包括第二释放电路模块,所述第一时钟信号线包括第一时钟信号主线和第一时钟信号辅线,所述第二时钟信号线包括第二时钟信号主线和第二时钟信号辅线;所述第一时钟信号主线和第一时钟信号辅线并联;所述第二时钟信号主线和第二时钟信号辅线并联;
所述第一时钟信号线和第二时钟信号线之间连接有第二释放电路模块,所述第二释放电路模块用于使所述第一时钟信号主线上的高电平信号的电荷释放到所述第二时钟信号主线,或者用于使所述第二时钟信号主线上的高电平信号的电荷释放到所述第一时钟信号主线。
5.根据权利要求4所述的装置,其特征在于,所述第二释放电路模块包括第三薄膜晶体管和第四薄膜晶体管;
对于第奇数级移位寄存器单元,第三薄膜晶体管的栅极和漏极均与第一时钟信号主线连接,第四薄膜晶体管的漏极与第三薄膜晶体管的源极连接,第四薄膜晶体管的源极与第二时钟信号主线连接,第四薄膜晶体管的栅极与第二时钟信号辅线连接,第二薄膜晶体管的栅极与第二时钟信号辅线连接;
对于第偶数级移位寄存器单元,第三薄膜晶体管的栅极和漏极均与第二时钟信号主线连接,第四薄膜晶体管的漏极与第三薄膜晶体管的源极连接,第四薄膜晶体管的源极与第一时钟信号主线连接,第四薄膜晶体管的栅极与第一时钟信号辅线连接,第二薄膜晶体管的栅极与第一时钟信号辅线连接。
6.一种液晶显示器栅极驱动装置,包括多级移位寄存器单元和多条时钟信号线,所述多条时钟信号线均与所述多级移位寄存器单元连接,用于使所述多级移位寄存器单元产生栅极驱动信号,其特征在于,所述多条时钟信号线均包括时钟信号主线和辅线,所述时钟信号主线和辅线并联;
所述多条时钟信号线中的两条时钟信号线之间连接有第二释放电路模块,所述第二释放电路模块用于使一条时钟信号主线上的高电平信号的电荷释放到另一条时钟信号主线。
7.根据权利要求6所述的装置,其特征在于,所述第二释放电路模块包括第三薄膜晶体管和第四薄膜晶体管;
第三薄膜晶体管的栅极和漏极均与所述两条时钟信号线中的一条时钟信号主线连接,第四薄膜晶体管的漏极与第三薄膜晶体管的源极连接,第四薄膜晶体管的源极与所述两条时钟信号线中的另一条时钟信号主线连接,第四薄膜晶体管的栅极与所述两条时钟信号线中的另一条时钟信号辅线连接。
8.根据权利要求7所述的液晶显示器栅极驱动装置,其特征在于,所述两条时钟信号线具体为第一时钟信号线和第二时钟信号线;所述第一时钟信号线包括第一时钟信号主线和第一时钟信号辅线,所述第二时钟信号线包括第二时钟信号主线和第二时钟信号辅线;所述第一时钟信号主线和第一时钟信号辅线并联;所述第二时钟信号主线和第二时钟信号辅线并联;
对于第奇数级移位寄存器单元,第三薄膜晶体管的栅极和漏极均与第一时钟信号主线连接,第四薄膜晶体管的漏极与第三薄膜晶体管的源极连接,第四薄膜晶体管的源极与第二时钟信号主线连接,第四薄膜晶体管的栅极与第二时钟信号辅线连接;
对于第偶数级移位寄存器单元,第三薄膜晶体管的栅极和漏极均与第二时钟信号主线连接,第四薄膜晶体管的漏极与第三薄膜晶体管的源极连接,第四薄膜晶体管的源极与第一时钟信号主线连接,第四薄膜晶体管的栅极与第一时钟信号辅线连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910081003.1/1.html,转载请声明来源钻瓜专利网。