[发明专利]数字模拟混合信号芯片测试卡有效
申请号: | 200910069643.0 | 申请日: | 2009-07-08 |
公开(公告)号: | CN101592706A | 公开(公告)日: | 2009-12-02 |
发明(设计)人: | 刘华;赵春莲;姚琳;张超;华锡培 | 申请(专利权)人: | 天津渤海易安泰电子半导体测试有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28;G01R31/3167 |
代理公司: | 天津盛理知识产权代理有限公司 | 代理人: | 王来佳 |
地址: | 300384天津市华苑产*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 模拟 混合 信号 芯片 测试 | ||
1.一种数字模拟混合信号芯片测试卡,由连接有被测芯片载板的芯片测试卡构成,在芯片测试卡上安装有芯片测试电路,其特征在于:所述的芯片测试电路包括接口模块、配置芯片、FPGA处理模块及模数转换模块,接口模块通过总线与FPGA处理模块相连接,与配置芯片相连接的FPGA处理模块分别通过控制端与模数转换模块、被测芯片载板相连接,通过数字信号输出端与被测芯片载板相连接,该被测芯片载板的模拟信号输出端与模数转换模块的输入端相连接,被测芯片载板的数据时钟信号及状态信号分别与FPGA处理模块相连接,该模数转换模块的控制端与被测芯片载板相连接,模数转换模块的输出端与FPGA处理模块的数字信号输入端相连接,所述FPGA处理模块包括FPGA芯片,在FPGA芯片内置有多路选择器、触发器、加法器、存储器、移位寄存器及译码器,模数转换子模块生成的三个比较信号同时连接到第一多路选择器和第二多路选择器的输入端,第一多路选择器、第二多路选择器的输出端及模数转换子模块输出的四路数字信号分别连接到第三多路选择器的输入端,第一多路选择器及第二多路选择器的输出端还分别连接到第一触发器和第二触发器上,两个范围选择信号分别连接到第三触发器、第四触发器上,两个范围选择信号还连接到译码器的两输入端及第四多路选择器的两输入端上,四个触发器的输出端连接到第一存储器上,第三多路选择器的输出端通过移位寄存器同时连接到第一存储器和四个加法器的第一输入端,四个加法器的另一输入端分别与译码器的四个输出端相连接,四个加法器的的输出端分别连接到第四多路选择器的输入端上,该多路选择器的输出端连接到第二存储器上。
2.根据权利要求1所述的数字模拟混合信号芯片测试卡,其特征在于:所述的FPGA处理模块由一块FPGA芯片构成,所述的模数转换模块由一个模数转换子模块构成。
3.根据权利要求1所述的数字模拟混合信号芯片测试卡,其特征在于:所述的FPGA处理模块由2~8块FPGA芯片连接构成,在2~8块FPGA芯片与接口模块之间连接有一地址译码模块;所述的模数转换模块由2~8个模数转换子模块构成。
4.根据权利要求2或3所述的数字模拟混合信号芯片测试卡,其特征在于:所述的模数转换子模块包括采样保持电路、差分放大器、可控增益放大器、缓冲器、比较器及四路模拟/数字信号转换器,被测芯片载板输出的单通道模拟信号和双通道模拟信号分别连接到采样保持电路和差分放大器的输入端,差分放大器的输出端与采样保持电路的另一输入端相连接,采样保持电路的输出端及FPGA芯片输出的增益控制信号分别连接到可控增益放大器的两个输入端,可控增益放大器的输出端分别连接到三个比较器的一个输入端和缓冲器的输入端,三个比较器的另一输入端分别与三个基准电压相连接,缓冲器的输出端及三个比较器的输出端分别连接到四路模拟/数字信号转换器的输入端上,该四路模拟/数字信号转换器的输出端输出四路数字信号。
5.根据权利要求2或3所述的数字模拟混合信号芯片测试卡,其特征在于:所述的FPGA芯片采用的是Xilinx的Virtex-5系列芯片,所述的配置芯片采用的是Xilinx的XCF08P芯片。
6.根据权利要求4所述的数字模拟混合信号芯片测试卡,其特征在于:所述的四路模拟/数字信号转换器采用的是AD7980芯片。
7.根据权利要求1所述的数字模拟混合信号芯片测试卡,其特征在于:所述的接口模块采用的是四个4×48管脚的连接器构成的接口或PCI接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津渤海易安泰电子半导体测试有限公司,未经天津渤海易安泰电子半导体测试有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910069643.0/1.html,转载请声明来源钻瓜专利网。